侯雷
- 作品数:17 被引量:42H指数:4
- 供职机构:中国科学院国家授时中心更多>>
- 发文基金:中国科学院西部之光基金国家高技术研究发展计划中国科学院知识创新工程青年人才领域前沿项目更多>>
- 相关领域:电子电信天文地球自动化与计算机技术航空宇航科学技术更多>>
- 二次多项式模型和灰色理论模型在接收机钟差预报中的应用和比较被引量:7
- 2014年
- 为了更好地对接收机钟差作科学、准确的预报,基于实验室解算出的接收机钟差数据,分别采用二次多项式模型和灰色理论模型对接收机钟差进行了预报和分析。预报结果及其比较表明,对于需要用少量接收机钟差数据建立预报模型时,灰色理论模型预报不论是单点预报还是多点(30个点)预报,其预报精度都优于二次多项式预报模型,可以在实际工作中应用。
- 王志浩胡永辉侯雷吴华兵葛君霞
- 多星座组合RAIM算法研究被引量:2
- 2014年
- 随着GPS、GALILEO、GLONASS以及BDS的快速发展,需要加强对基于多星座组合的接收机自主完好性监测(RAIM)算法的研究。首先介绍了RAIM算法的原理及流程,然后研究分析了多星座组合下的伪距残差的最小二乘算法以及多星座RAIM算法的可用性判断,最后对单GPS星座和GPS、GLONASS和BDS三星座组合的RAIM算法进行了仿真分析。仿真结果表明:多星座组合RAIM算法得到的故障检测率和故障识别率比单星座有明显提高。
- 葛君霞胡永辉侯雷吴华兵王志浩
- 关键词:故障检测故障识别
- 便携式NTP测试仪的设计与实现被引量:1
- 2017年
- 传统的NTP测试仪体积大、功耗高,并且无法满足远距离的测量,所以需要开发一款便携式NTP测试仪,以能够携带方便、运行稳定、适用于各种环境,同时能对NTP时间服务器的授时精度进行有效检测。根据系统功能及性能要求,系统方案采用ARM+FPGA的组合架构,利用嵌入式技术,采用模块化设计思想完成设计开发。实验结果表明,基于嵌入式系统设计的便携式NTP测试仪的测量精度可优于0.1 ms,满足较高的工程需求。
- 王明侯雷王昕
- 关键词:ARMFPGA
- CAPS接收机的设计与实现被引量:4
- 2008年
- 通过对CAPS卫星(GEO卫星)资源和信号特征的分析,估算了接收机天线端信号功率,提出了CAPS粗码接收机C变L+GPS套片的实现方案和CAPS双频精码接收机实现方案;设计了高灵敏度CAPS微带接收天线、粗码/精码射频前端和导航基带处理器,搭建了单频CAPS粗码接收机和双频CAPS精码接收机;在接收机硬件设计框架下,给出了软件处理流程,并对信号搜索、码环和载波环路算法、高度辅助算法、频率辅助下的双频频差测速技术和单频测速信源技术、CAPS时间改正算法等相关关键算法和关键技术进行了研究.最后,对定位误差进行分析和讨论.测试结果表明,CAPS粗码接收机静态平面定位精度20.5~24.6m;高程1.2~12.8m;测速精度0.13~0.30m/s.粗码接收机动态平面定位精度24.4m;高程3.0m;测速精度0.24m/s,定时精度200ns.CAPS精码接收机定位精度(1σ)南北5.0m,东西0.8m.
- 胡永辉华宇侯雷魏敬法武建锋
- 关键词:导航硬件设计关键算法研究
- 一种右旋圆极化微带天线的设计被引量:3
- 2014年
- 在传统圆形微带天线的基础上,设计了一种北斗卫星导航系统的右旋圆极化微带贴片天线。基于腔模理论,采用在传统的圆形贴片天线上开槽和单一馈电点的方法,设计仿真天线的优化模型。优化结果显示椭圆极化轴比<3 dB,实现了天线的圆极化。已根据仿真优化结果由PCB制板制作出圆极化天线样品。在北斗B1(1 561 MHz)频点上,把样品接入北斗授时型接收机系统进行对比测试,系统运行稳定。仿真结果及测试结果均说明该方案是可行的。
- 刘永鑫胡永辉侯雷
- 关键词:北斗卫星导航系统微带天线卫星导航
- 基于PCI总线的GPS授时卡设计被引量:5
- 2008年
- 为了提高计算机本地时钟的精度,介绍了一种以协调世界时修正计算机本地时钟的设备——基于PCI总线的GPS授时卡。采用了基于PCI总线的设计方案,阐述了PCI总线的驱动程序的设计。最后采集分析观测数据,结果表明授时卡对计算机的授时精度小于1ms。
- 刘军良胡永辉侯雷
- 关键词:协调世界时总线PCIGPSWDM
- 基于E1接口的时间同步系统关键模块设计与仿真被引量:4
- 2012年
- 针对E1线路延迟稳定的优点,给出了溯源到GPS系统时间的时间保持模块,提出时间信息组合以适应E1线路不成帧的传输方式,采用HDB3码作为E1线路传输码型,利用FPGA芯片EP2C8T144I8进行开发,设计了基于E1接口的时间同步系统关键模块,并对各关键模块进行仿真,结果表明各模块设计均满足时间同步系统的要求。
- 闫辉胡永辉侯雷
- 关键词:时间同步E1接口HDB3码现场可编程门阵列
- 基于ARM+FPGA的IRIG-B码产生器的研制被引量:3
- 2012年
- 本设计中采用ARM芯片作为主控芯片,FPGA芯片作为主功能芯片,使用C和Verilog语言编程。通过软件控制生成IRIG-B(DC)码信号,由分频1 PPS信号和外部标准1 PPS信号锁相同步保证时标信号的同步,在产生DC码后采用基于FPGA内部ROM数字查找表技术实现AC码的数字调制。整体方案设计简单,应用方便。
- 高林胡永辉侯雷
- 关键词:IRIG-B码ARM芯片数字调制
- 基于FPGA的IRIG-B(DC)码的解码方案的设计与实现被引量:7
- 2012年
- IRIG-B码是国际上通用的时间码格式,广泛应用于各种系统的时间同步。针对IRIG-B(DC)码的调制特性,介绍一种基于FPGA的B码解调方案。重点描述了如何在同步时序中准确提取秒同步信号并解调B码中包含的时间信息。整个方案中采用Verilog HDL语言进行设计,已成功实现,并给出了验证结果。
- 王丽敏胡永辉侯雷刘军良
- 关键词:现场可编程门阵列解调
- 接收机模块自动选择装置
- 一种接收机模块自动选择装置,包括:对整机进行控制的单片机系统;选择电路,该电路的输出端接单片机系统;分频电路,该电路的输入端接选择电路;它还包括整形电路,该电路的输入端接分频电路、输出端接单片计算机系统。本实用新型采用在...
- 张志武胡永辉马红皎侯雷
- 文献传递