尚丽娜
- 作品数:38 被引量:45H指数:5
- 供职机构:浙江大学城市学院更多>>
- 发文基金:浙江省教育厅科研计划浙江省自然科学基金杭州市属高校重点实验室科技创新项目更多>>
- 相关领域:电子电信自动化与计算机技术文化科学电气工程更多>>
- 三级提升小波变换的硬件实现
- 相对于传统小波变换,提升算法不依赖于傅立叶变换,降低了运算复杂度,非常适合硬件实现。介绍了提升小波变换原理,并基于FPGA平台实现了三级提升小波变换,分别使用除法运算和移位运算,得到了硬件实现后的硬件资源占用量,移位算法...
- 尚丽娜高广春赵胜颖
- 关键词:小波FPGA
- 文献传递
- 基于OpenCV的人眼检测及疲劳判断被引量:5
- 2018年
- 引言:个人驾驶出行所具备的高自由度以及私家车的大范围普及给人们提供了便利的同时也带来了很多安全隐患。车辆驾驶者特别是长途货运司机和客运司机若是没有得到良好且充沛的休息时间,就很有可能会引发疲劳驾驶。而在公路尤其是高速公路上驾驶员必须时时刻刻保持警惕清醒的驾驶状态,一恍惚的走神都有可能引发交通事故从而造成严重的后果甚至危及人命,与此相比疲劳驾驶更是可怕。
- 尚丽娜石晴瑶方健
- 关键词:疲劳驾驶OPENCV高速公路驾驶者安全隐患休息时间
- 智能抢答器
- 本实用新型公开了一种智能抢答器,包括主控模块以及和主控模块分别连接的下载模块、电源模块、时钟模块、复位模块、按键输入模块、显示模块、扬声器模块和存储模块;下载模块与主控模块相连,实现FPGA下载配置;电源模块与主控模块相...
- 尚丽娜
- 文献传递
- 基于提升格式的自适应预测小波变换算法被引量:1
- 2010年
- 基于提升格式的小波变换被称为第二代小波变换,该种结构提供了一种灵活构造非线性小波分解和精确重构的方法。本文根据提升格式的小波变换结构,针对具有突变点的光滑信号,以LeGall5/3小波为例,提出了一种不需要额外附加信息和存储空间就可完成精确重构的自适应预测算法。实验结果表明,该算法应用于分段连续信的一维信号,可较大概率取得零高频系数,获得较好的线性近似结果。
- 高广春赵胜颖朱红丽尚丽娜
- 关键词:自适应小波变换
- 一种防近视坐姿校正垫及控制方法
- 本发明涉及一种防近视坐姿校正垫及控制方法,包括垫背和坐垫,所述垫背两侧分别设有相配合的调节软带和固定软带,所述垫背中部设有背部弯曲检测装置,所述背部弯曲检测装置由电池、光线检测模块和语音模块组成,其中光线检测模块检测垫背...
- 尚丽娜
- 文献传递
- 单相交流电机自动控制系统设计
- 随着电力电子技术的不断发展,交流电机在工业生产中占据了越来越重要的位置。但是交流电机本身是一个典型的多变量、强耦合、参数时变的非线性对象,实现对交流电机的控制就显得尤为重要。本文利用PLC与组态王实现了单相交流电机的闭环...
- 王雪洁赵胜颖尚丽娜
- 关键词:PLC交流电机组态王
- 文献传递
- FPGA动态可重构研究
- 随着微电子技术、计算机技术的发展,实时电路可重构RTR技术逐渐成为国际上计算系统研究中的一个新热点。它的出现使过去传统意义上硬件和软件的界限变得模糊,让硬件系统软件化。属于实时电路重构的FPGA的动态可重构,有两种不同的...
- 尚丽娜
- 关键词:现场可编程逻辑器件动态可重构总线宏控制器
- 文献传递
- 基于DBIST的IP核可测试设计实现
- 2006年
- 分析了全扫描和逻辑内置自测试这两种方法在芯片可测试设计应用中的利弊,并简要介绍了结合两者优点的DBIST方法和实现该方法的SynopsysSoCBIST工具。通过与全扫描产生结果的对比,指出了对IP核做可测试设计用DBIST方法所具备的测试时间短、测试文件小、测试覆盖率高、可做全速测试及易于在SoC系统中测试等显著优点。
- 徐新民王倩尚丽娜洪波
- 关键词:测试技术
- 基于改进RBAC模型及Spring Security框架的动态权限管理系统
- 本发明公开了一种基于改进RBAC模型及Spring Security框架的动态权限管理系统,其首先将用户组模块上的“继承”概念转移到角色模块上,一定程度上将用户组模块和角色模块合并在一块;然后修改了RBAC模型中对网站资...
- 徐新民韩刚强吴东宇尚丽娜
- 文献传递
- FPGA动态重构技术在算术逻辑单元中的应用被引量:7
- 2007年
- 基于Virtex2-Pro ML310开发环境,使用基于模块(Module-based)的部分动态可重构方式,实现了动态重构技术在算术逻辑单元中的运用.实验数据结果表明使用普通方法需要下载的文件大小是使用部分动态重构方法的5.82倍,部分动态重构以较小容量的硬件资源,实现了较大的时序系统整体功能,减小了算术逻辑单元的面积,增加了电路的下载速度并且提高了硬件利用率.
- 尚丽娜徐新民
- 关键词:FPGAALU总线宏