古鸽
- 作品数:8 被引量:2H指数:1
- 供职机构:桂林电子科技大学信息与通信学院更多>>
- 发文基金:广西省自然科学基金更多>>
- 相关领域:电子电信更多>>
- 54Mb/s NRZ时钟数据恢复电路的设计与实现
- 2009年
- 提出一种采用双环路的时钟数据恢复电路,电路采用改进型Hogge鉴相器;鉴相环电荷泵充放电电流为13.06μA,改善了输出时钟的抖动影响;压控振荡器采用四级环型振荡结构,由伪差分结构延迟单元组成,降低了系统电路设计难度,减小了VCO的增益。通过Cadence软件的Spectre工具仿真,能够顺利地从54Mb/s的非归零码数据中提取出54MHz的同步时钟,时钟占空比为50%,满足设计要求。
- 段吉海秦志杰古鸽归发弟杨坤
- 关键词:时钟恢复电荷泵压控振荡器
- 0.18-µmCMOS工艺2GHz单片集成频率合成器设计
- 本文以应用于无线局域网射频收发器中的频率综合器单片集成为设计目的,从系统级,电路级和版图级这三个方面对电荷泵锁相环(CPPLL)频率综合器的设计做了深入的研究。以数模混合为特点的CPPLL频率合成器集成设计较为复杂和困难...
- 古鸽
- 关键词:射频收发器频率综合器单片集成电荷泵锁相环
- 基于0.18μm CMOS工艺的宽带LCVCO设计
- 2009年
- 介绍了LCVCO原理及实现超宽频率覆盖的实现方法。在此基础上设计了一个频率覆盖范围达1.022 GHz的宽带LCVCO,实现了1.092 GHz^2.114 GHz频段的覆盖,为了减小VCO增益KVCO的波动,采用了自控变容管阵列模块。设计的振荡器采用0.18μm RF CMOS工艺,在Cadence软件Spectre仿真工具上的仿真结果显示电路的压控增益KVCO控制在±37.5%之内,在2.1 GHz、1.5 GHz和1.1 GHz频率点上电路电流分别为2.1 mA4、.4 mA7、.5 mA,相噪分别为-118 dBc/Hz@1 MHz-、114 dBc/Hz@1 MHz-、114 dBc/Hz@1 MHz。
- 古鸽段吉海韦杰文秦志杰
- 关键词:RFICLCVCO
- 0.18-μmCMOS工艺2GHz单片集成频率合成器设计
- 本文以应用于无线局域网射频收发器中的频率综合器单片集成为设计目的,从系统级,电路级和版图级这三个方面对电荷泵锁相环(CPPLL)频率综合器的设计做了深入的研究。以数模混合为特点的CPPLL频率合成器集成设计较为复杂和困难...
- 古鸽
- 关键词:射频收发器频率综合器单片集成电荷泵锁相环CMOS工艺
- 文献传递
- 一种高性能CMOS电荷泵的设计被引量:1
- 2009年
- 设计了一种用于电荷泵锁相环的CMOS电荷泵电路。电路中采用3对自偏置高摆幅共源共栅电流镜进行泵电流镜像,增大了低电压下电荷泵的输出电阻,实现了上下两个电荷泵的匹配。为消除单端电荷泵存在的电荷共享问题,引入了带宽幅电压跟随的半差分电流开关结构,使电荷泵性能得以提高。设计采用0.18μm标准CMOS工艺。电路仿真结果显示,在0.35~1.3V范围内泵电流匹配精度达0.9%,电路工作频率达250MHz。
- 古鸽段吉海秦志杰
- 关键词:电荷泵锁相环
- 高速多址UWB TH-PPM信号产生电路设计被引量:1
- 2009年
- 分析了跳时脉位调制(TH-PPM:Time Hopping Pulse Position Modulation)超宽带(UWB:Ultra Wide Band)信号产生原理。在传统TH-PPM UWB信号产生模型的基础上,通过对TH-PPM UWB进一步分析,将传统的伪随机序列(PN码)和信息数据分别控制的时延调制模型转变为由PN码和信息数据共同控制的时延调制模型;在实现系统的基础上,降低了信号产生系统的复杂度。设计的TH-PPM UWB信号产生电路采用0.18μm标准CMOS工艺实现,在1.8V电源电压下工作,降低了系统功耗。用Cadence软件Spectre仿真工具,对设计的电路进行仿真。结果表明,产生的TH-PPM UWB信号速率为432Mb/s,90%幅度脉宽为2.0654ns,10%幅度脉宽为2.13818ns。
- 段吉海秦志杰韦杰文张爱琴古鸽
- 关键词:PN码多址通信
- 基于802.11a标准的5 GHz振荡器设计
- 2009年
- 介绍了一种全集成的LC压控振荡器(VCO)的设计。该振荡器的中心频率为5.25 GHz,电源电压为1.8 V,工作在802.11a标准下,采用0.18μm CMOS工艺实现。仿真结果表明,VCO的相位噪声在偏离中心频率1 MHz时达到-121 dBc/Hz,调谐范围达到31%,输出电压峰峰值为830 mV,有良好的线性纯度。
- 韦杰文段吉海秦志杰古鸽
- 关键词:压控振荡器相位噪声CMOS工艺
- 一种高性能CMOS电荷泵的设计
- 2009年
- 设计了一种用于电荷泵锁相环的CMOS电荷泵电路。电路中采用三对自偏置高摆幅共源共栅电流镜进行泵电流镜像,增大了低电压下电荷泵的输出电阻,并实现了上下两个电荷泵的匹配。为了消除单端电荷泵存在的电荷共享问题,引入了带宽幅电压跟随的半差分电流开关结构,使电荷泵性能得以提高。设计采用0.18-μm标准CMOS工艺。电路仿真结果显示,在0.35V到1.3V范围内泵电流匹配精度达0.9%,电路工作频率达250MHz。
- 段吉海古鸽秦志杰
- 关键词:电荷泵锁相环