您的位置: 专家智库 > >

马鹏

作品数:7 被引量:26H指数:3
供职机构:华东计算技术研究所更多>>
相关领域:自动化与计算机技术电子电信自然科学总论更多>>

文献类型

  • 6篇期刊文章
  • 1篇会议论文

领域

  • 5篇自动化与计算...
  • 1篇电子电信
  • 1篇自然科学总论

主题

  • 3篇微处理器
  • 3篇处理器
  • 2篇电路
  • 2篇体系结构
  • 2篇嵌入式
  • 2篇微体系结构
  • 2篇集成电路
  • 2篇32位嵌入式...
  • 1篇性能分析
  • 1篇性能分析与优...
  • 1篇虚拟化
  • 1篇移位寄存器
  • 1篇硬件
  • 1篇硬件电路
  • 1篇数字集成电路
  • 1篇前端
  • 1篇前端设计
  • 1篇嵌入式CPU
  • 1篇总线
  • 1篇总线接口

机构

  • 7篇华东计算技术...
  • 1篇中国航空无线...

作者

  • 7篇马鹏
  • 3篇章建雄
  • 2篇徐国强
  • 2篇王玉艳
  • 2篇卢景芬
  • 2篇龚令侃
  • 2篇刘佩
  • 1篇张伟
  • 1篇王春军
  • 1篇许团辉

传媒

  • 4篇计算机工程
  • 2篇计算机系统应...
  • 1篇华东计算技术...

年份

  • 1篇2021
  • 1篇2017
  • 1篇2011
  • 2篇2008
  • 1篇2003
  • 1篇2002
7 条 记 录,以下是 1-7
排序方式:
一种复合分支预测电路的设计与实现被引量:1
2011年
针对现有预测算法仅能精准预测某类程序的缺陷,设计一种复合分支预测电路。该电路组合多种分支预测算法,可以对各种程序进行精准预测,并应用于自主设计的嵌入式微处理器中。性能仿真结果表明,复合分支预测电路对各种程序可以实现高精准预测,并且满足处理器设计的时序要求。
马鹏方晓旻王春军许团辉
关键词:微处理器设计
基于UVM的AMBA总线接口通用验证平台被引量:8
2021年
根据摩尔定律的发展规律,集成电路的规模越来越大,单颗芯片可集成的电路越来越复杂.在一个SoC芯片的研发周期中,前仿验证工作随着芯片功能复杂程度验证难度增加,导致前仿验证时间不可控,如何在有限时间内可靠的、高效地完成复杂芯片验证工作是目前面对的问题.针对这一问题,本文定制一个基于UVM方法学的AMBA总线接口通用验证平台,该平台结构具有可扩展性、验证激励具有随机性、验证结果具有可靠性,能够支持AMBA-APB、AMBA-AHB、AMBA-AXI接口类型的待测模块的验证工作.针对目标可以快速地搭建验证平台,减少前仿验证的准备工作,UVM平台能够产生带约束随机数据,验证结果汇成覆盖率报告,能够保障验证工作的高效以及完备性.
马鹏刘佩张伟
关键词:AMBAAPBAHBAXI
微处理器仿真技术研究被引量:4
2003年
仿真技术是微处理器设计的关键技术之一。通过集成电路仿真技术研究,提出了构建微处理器仿真平台的方法,在该平台上模拟了微处理器的功能。实现了微处理器的设计验证。
马鹏徐国强王玉艳章建雄
关键词:微处理器仿真集成电路硬件电路
基于微处理器的可测性设计被引量:8
2002年
由于微处理器结构复杂、测试困难,作者在微处理器设计中插入内建自测试(BIST)电路对指令译码部件的可编程逻辑阵列(PLA)电路和执行部件的控制只读存储器(CROM)电路进行测试。模拟结果表明,微处理器可分别在测试模式与正常工作模式下运行。在测试模式下,微处理器芯片中近40%的晶体管可用自检办法解决。
徐国强王玉艳马鹏章建雄
关键词:微处理器可测性设计线性反馈移位寄存器数字集成电路
Xen的I/O虚拟化性能分析与优化被引量:2
2017年
在Credit算法应用中,由I/O事务唤醒的VCPU处于最高优先级BOOST状态,优先抢占PCPU资源,使I/O操作的响应速度提高,但多个虚拟机同时进行I/O操作时,会引起较长延时和公平性原则被破坏问题.针对这个问题,研究分析SEDF算法、Credit算法、Credit2算法,提出L-Credit调度算法解决多个虚拟机同时进行I/O操作引起响应延迟的问题.通过监测I/O设备环共享页面中响应和请求的个数的方法,对处于BOOST状态下I/O操作进一步细化排序,使稀疏型I/O操作较密集型I/O操作先调用执行.通过对L-Credit算法与Credit算法在同一应用场景下反复对比实验,得出L-Credit算法可以提高I/O响应性能,并且继承了Credit算法负载均衡和按比例公平共享的特点.
刘佩章建雄马鹏阎燕山
关键词:I/O虚拟化CREDIT
32位嵌入式CPU的微体系结构设计被引量:3
2008年
介绍一款自主设计的嵌入式CPU的微体系结构,给出流水线的设计、分支预测的策略、乱序执行指令的顺序提交、精确异常等议题。提出了CPU内5个执行单元的功能,以及CPU的存储子系统。目前该CPU的前端设计已经完成并通过了FPGA验证。
马鹏卢景芬龚令侃
关键词:微体系结构
32位嵌入式CPU的微体系结构设计
介绍一款自主设计的嵌入式CPU的微体系结构,给出流水线的设计、分支预测的策略、乱序执行指令的顺序提交、精确异常等议题.提出了CPU内5个执行单元的功能,以及CPU的存储子系统.目前该CPU的前端设计已经完成并通过了FPG...
马鹏卢景芬龚令侃
关键词:嵌入式CPU微体系结构前端设计
文献传递
共1页<1>
聚类工具0