柴志雷
- 作品数:67 被引量:335H指数:8
- 供职机构:江南大学物联网工程学院更多>>
- 发文基金:国家自然科学基金国家重点实验室开放基金高等学校学科创新引智计划更多>>
- 相关领域:自动化与计算机技术电子电信轻工技术与工程文化科学更多>>
- 基于FPGA的数字滤波器乘法模块改进被引量:4
- 2009年
- 乘法运算是数字滤波器中的核心操作,其性能的好坏直接影响整个滤波器的特性。在数字滤波器理论及常见实现方法的基础上,介绍了能高效实现固定常系数乘法的分布式算法原理,给出了在FPGA中用查找表实现FIR滤波器的算法设计。在乘法设计模块中,根据分析结果对算法的实现进行了改进,给出了减小误差的设计方案。该设计借助仿真软件对该方案进行验证,其结果表明数字滤波器的实现方法减小了误差,其性能优于传统的数字滤波器。
- 朱霞柴志雷须文波
- 关键词:有限脉冲响应现场可编程门阵列分布式算法
- FPGA中网络通信协议栈的裁剪及其全硬件实现被引量:1
- 2013年
- 针对基于FPGA的嵌入式系统中软件网络协议栈需要内置CPU的不足,阐述了采用全硬件方式实现网络协议栈的必要性,并提出了适合的网络通信协议栈裁剪方案。该协议栈包含精简的UDP、IP、以及MAC层驱动,可完成常规的网络通信。协议栈完全采用硬件描述语言编写,并在FPGA中实现。实验结果表明,该协议栈只占用2K逻辑资源,能以100Mbps的速率在FPGA与PC之间进行数据传输,为基于FPGA的系统调试及运行提供了一种简易的高速通信手段。
- 蒋沪生柴志雷钟传杰
- 关键词:网络通信UDPIP协议现场可编程门阵列硬件实现
- 一种可重构计算系统的微架构设计与实现
- 2017年
- 为了推动FPGA计算的大规模应用,设计并实现了一种基于动态部分可重构机制的FPGA计算系统微架构.该架构提供了一套提升FPGA开发效率的用户开发模式,可在FPGA中支持SIMD/MIMD并行计算模式,并通过可重构计算单元的通信支持流水计算模式.实验结果表明,该架构在保持FPGA计算系统高性能、低功耗优势的同时,可有效地简化用户的编程模式.
- 柴镇柴志雷吴东
- 关键词:可重构计算编程模式FPGA
- 实时Java平台的类预处理器研究被引量:7
- 2010年
- 设计并实现一种针对32 bit嵌入式实时Java平台的类预处理器,通过把标准class文件转换成适合Java处理器——Jpor32直接执行的内存映像,将在运行时动态装载和解析class的工作交由类预处理器提前完成,从而消除影响运行时实时性的一些操作,并降低Java处理器的设计复杂性。
- 苏超云柴志雷涂时亮
- Zynq异构FPGA平台的OpenCL框架研究
- 2016年
- 物联网与移动互联网的快速发展对高性能计算的需求愈发强烈,异构芯片往往比通用处理器有更好的计算能力,面对不同厂商的各种异构加速器,OpenCL作为业界标准统一了各种异构芯片的开发方式。FPGA在很多领域因其高性能、低功耗的特点成为异构芯片的佼佼者,但是目前对基于Xilinx FPGA的SoC尚无OpenCL的支持。本文以OpenCL规范为基础,为Xilinx Zynq SoC提供了OpenCL编程所需的依赖环境,实验结果表明,该环境为此类SoC开发省去了至少7个与硬件相关的开发步骤,使其易用性与开发效率有很大改善。
- 赵灵超柴志雷王芝斌
- 关键词:OPENCL异构计算FPGA
- 在数控系统中应用嵌入式Web服务器被引量:2
- 2001年
- 提出了一种可应用于数控系统远程支持的嵌入式Web服务器 ,并说明了这种嵌入式Web服务器具体实现方法和主要功能特点。
- 柴志雷张曦煌
- 关键词:嵌入式WEB服务器超文本传输协议通用网关接口
- 基于FPGA集群的脉冲神经网络仿真器设计被引量:4
- 2020年
- 针对类脑计算系统中NEST脉冲神经网络仿真器运行速度慢和功耗高的问题,设计一种基于现场可编程逻辑门阵列(FPGA)集群的NEST脉冲神经网络仿真器。在改进NEST仿真器结构的基础上,提出漏电流整合放电神经元计算模块的流水线并行架构,实现支持双核双线程和多节点多进程的FPGA集群设计。在皮质层视觉仿真模型上的实验结果表明,与基于Xeon E5-2620和ARM A9平台的NEST仿真器相比,基于FPGA集群的NEST仿真器计算能效和速度分别提升43.93倍、23.54倍和12.36倍、208倍,能为大规模类脑计算系统实现提供技术支持。
- 李康张鲁飞张新伟郁龚健刘家航吴东柴志雷
- 关键词:硬件实现
- 一种实时Java处理器‘区域’内存实现模型被引量:3
- 2006年
- Java实时规范(RTSJ)提出的‘区域’内存(ScopedMemory)既避免了垃圾回收对系统实时性的影响,又能充分利用内存空间,引起了众多研究人员的重视.本文讨论了‘区域’内存的实现及影响最坏情况下执行时间(WCET)的因素,并提出一种针对嵌入式实时Java处理器的‘区域’内存实现模型.该模型中非实时处理在字节码被执行之前完成,消除了运行时管理‘区域’内存对WCET的影响,在简化处理器实现的同时保证了运行时WCET的可预测性.
- 柴志雷陈章龙涂时亮
- 基于二维经验模态分解算法的织物疵点自动检测被引量:4
- 2011年
- 为解决织物疵点检测工序中存在的耗时性问题,提出一种基于二维经验模态分解(EMD)的多方向自适应检测方法。通过Delaunay三角分割、径向基函数插值与二维三次样条插值等方法实现二维EMD算法,用该方法将织物灰度图像分解为一系列子图像,选取包含疵点信息的子图像进行融合,最后通过阈值化来识别织物图像中的疵点。借助于工业线阵相机采集包含不同疵点的织物图像,并利用提出的方法进行自动检测。结果表明,子图像融合结果中疵点信息明显,与背景的反差强烈,通过阈值法可以直接判断出图像中是否包含疵点,并完成疵点定位,该方法对织物疵点的检测十分有效。
- 厉征鑫刘基宏高卫东潘如如柴志雷
- 关键词:织物疵点径向基函数三次样条插值
- 基于量子粒子群算法的机器人路径规划被引量:2
- 2010年
- 提出了一种基于量子粒子群优化算法的移动机器人全局路径规划方法。首先对环境地图进行建模,通过坐标变换在路径的起点与终点之间建立新地图,然后利用量子粒子群优化算法获得一条全局最优路径。该方法模型简单,算法复杂度低,收敛速度快,而且模型不依赖于障碍物的形状。仿真实验证实了该方法的可行性与有效性。
- 王坤张洪杨柳柴志雷
- 关键词:移动机器人路径规划量子粒子群优化算法