您的位置: 专家智库 > >

王庆东

作品数:7 被引量:8H指数:1
供职机构:华中科技大学计算机科学与技术学院更多>>
发文基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划更多>>
相关领域:自动化与计算机技术电气工程更多>>

文献类型

  • 6篇期刊文章
  • 1篇学位论文

领域

  • 7篇自动化与计算...
  • 1篇电气工程

主题

  • 6篇信号
  • 5篇伺服信号
  • 4篇读写
  • 4篇读写通道
  • 3篇直接数字频率
  • 3篇直接数字频率...
  • 3篇数字频率合成
  • 3篇FPGA
  • 2篇硬盘
  • 2篇伺服
  • 2篇基于FPGA
  • 1篇信号检测
  • 1篇硬盘读写
  • 1篇硬盘读写通道
  • 1篇重采样
  • 1篇微硬盘
  • 1篇滤波器
  • 1篇内插
  • 1篇内插滤波器
  • 1篇TAU

机构

  • 7篇华中科技大学
  • 2篇上海第二工业...
  • 1篇湖北工业大学

作者

  • 7篇王庆东
  • 4篇谢长生
  • 3篇王海卫
  • 2篇丁红
  • 2篇吴非
  • 1篇刘春
  • 1篇袁宏志

传媒

  • 2篇计算机工程与...
  • 2篇计算机科学
  • 1篇计算机工程
  • 1篇小型微型计算...

年份

  • 2篇2010
  • 2篇2008
  • 3篇2007
7 条 记 录,以下是 1-7
排序方式:
一种基于FPGA模拟微硬盘读写通道伺服信号系统的设计
2008年
模拟微硬盘读写通道伺服信号对微硬盘通道的设计以及测试都起着重要的作用,文章提出了一种基于高集成化直接数字频率合成技术的程控信号发生器实现模拟微硬盘读写通道伺服信号的设计方案,方案采用超大规模FPGA(field-pro-grammable logic)集成高速PDSP(programmable digital signal processor)和直接数字频率合成技术(DDFS)设计,经试验证明,与传统使用分离器件和集成电路设计方案相比,通过该设计方案产生信号的质量高,波形光滑,不用再另接滤波电路且能输出2-100次谐波,电路设计有集成化、低功耗,简单化、易现场修改、便于程控等优点.
王庆东谢长生王海卫刘春
关键词:伺服信号FPGA直接数字频率合成
读写通道基于τ因子内插时钟恢复模型设计与实现
2010年
读写通道是介于磁盘读写头与设备控制器之间的电子电路,实现数据写入和可靠的恢复。伺服信号采样时钟是伺服信号检测的重要组成部分,其设计的目标是在提高伺服信号传输速率的同时维持低的误码率,这就对通道的数据采样处理以及时钟恢复电路的设计提出了严格的要求。本文通过对读写通道伺服的分析,对常用的由锁相环构成的伺服时钟恢复电路进行改进,在线性插值时钟恢复的基础上提出了基于τ因子内插时钟恢复模型,并推导出τ因子插值滤波器系数算法,还给出了伺服时钟恢复的硬件及FPGA的设计与实现方案,最后给出了基于线性插值和基于τ因子内插时钟恢复试验。测试结果证明,采用基于τ因子内插滤波器模型可以获得更好的谐波频谱。
丁红王庆东
关键词:读写通道伺服信号
基于DSP和FPGA直接数字频率合成系统的设计被引量:6
2007年
在研究微硬盘读写通道时,模拟伺服信号的信号发生器必不可少。本文研究了一种基于DSP和FPGA直接数字频率合成技术组成的程控信号发生器,其频率分辨率可达0.001Hz,波形输出的频率、幅值和相位精度高,稳定性好,且失真度低。该方法与传统实现方式相比,电路实现简单、易修改,便于程控并可模拟各种伺服信号。
王庆东谢长生王海卫吴非
关键词:伺服信号DSP
硬盘读写通道伺服信号检测关键技术研究
王庆东
磁存储读写通道伺服Burst信号采样模型的优化与仿真分析
2008年
在伺服系统中,为了计算出伺服位置误差信号(PES),需对伺服burst信号进行高精度采样并通过FFT计算。但目前大多数公司为了降低成本,使用带硬盘控制器芯片88i6310作为伺服读写通道控制芯片,其读写通道伺服系统都采用6位ADC转换器,并且伺服系统和数据信号共用采样电路。由于采样时会产生量化噪声干扰,因此对伺服burst信号来说6位分辨率的ADC转换器显然是不够的,经过FFT计算后burst信号会产生较大的误差。首先依据采样量化误差模型分析了现有的伺服系统过采样模型,并提出了改进型的伺服系统过采样模型。通过仿真得知,改进型采样方案将平均量化误差由原来的0.38LSB降到了0.14LSB,ADC转换器的分辨率由原来的7.5bit提高到8.8bit。
吴非袁宏志王庆东谢长生
关键词:读写通道伺服信号重采样
一种基于FPGA高集成化的直接数字频率合成系统的设计被引量:1
2007年
文章提出了一种基于高集成化的直接数字频率合成技术构成的程控信号发生器的设计方案,用于模拟微硬盘读写通道的伺服信号,方案采用超大规模FPGA(field-programmable logic)集成PDSP(programmable digital signal processor)设计和直接数字频率合成技术,试验结果证明,与传统使用分离器件设计方案相比,该方案能产生较高质量信号。电路设计有集成化、低功耗,简单化、易现场修改、便于程控等优点。
王庆东谢长生王海卫
关键词:伺服信号FPGA直接数字频率合成
基于FPGA的τ因子内插滤波器设计与仿真被引量:1
2010年
针对传统的由锁相环构成的伺服时钟恢复电路噪声干扰大、锁定时间长的问题,在线性插值时钟恢复的基础上进行改进,提出基于τ因子的内插时钟模型,并推导出τ因子内插滤波器系数算法,设计内插滤波器的FPGA实现方案并进行仿真。实验结果证明,采用τ因子内插滤波器可以获得更好的谐波频谱,解决了传统硬盘伺服时钟恢复电路的噪声问题。
丁红王庆东
关键词:内插滤波器
共1页<1>
聚类工具0