您的位置: 专家智库 > >

栾俊

作品数:6 被引量:1H指数:1
供职机构:中国科学技术大学计算机科学与技术学院更多>>
发文基金:安徽省自然科学基金国家自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 3篇会议论文
  • 2篇期刊文章
  • 1篇学位论文

领域

  • 6篇自动化与计算...

主题

  • 4篇PIN
  • 3篇多处理器
  • 3篇片上多处理器
  • 3篇CMP
  • 3篇处理器
  • 3篇CACHE
  • 2篇计算机
  • 2篇高性能计算机
  • 2篇WEB_SE...
  • 2篇ECLIPS...
  • 2篇高性能
  • 1篇SERVIC...
  • 1篇WEB
  • 1篇CPU

机构

  • 4篇中国科学技术...
  • 3篇安徽省高性能...

作者

  • 6篇栾俊
  • 5篇郑启龙
  • 2篇胡晨光
  • 2篇杨晓奇
  • 2篇房明
  • 2篇刘术娟
  • 2篇吴晓伟

传媒

  • 2篇微电子学与计...
  • 1篇2008年全...
  • 1篇2008年全...

年份

  • 4篇2008
  • 2篇2007
6 条 记 录,以下是 1-6
排序方式:
CCSim:基于Pin的CMPCache访问模拟器
2008年
随着芯片集成制造工艺的日益发展,拥有多级Cache的片上多处理器(CMP)已成为桌面应用和高端计算的主流平台.为了优化程序在CMP下运行性能,文中以Pin工具软件为基础,提出并设计了一个面向CMP体系架构的多级Cache访问模拟器——CCSim.该模拟器不仅可以模拟同构CMP下传统方式的Cache访问,而且还可以对CMP中最后一级共享Cache的竞争访问以及非传统方式的Barcelona式Cache访问模式进行模拟分析.
郑启龙栾俊房明吴晓伟
关键词:PIN片上多处理器
CCSim:基于Pin的CMP Cache访问模拟器
随着芯片集成制造工艺的日益发展,拥有多级Cache的片上多处理器(CMP)已成为桌面应用和高端计算的主流平台.为了优化程序在CMP下运行性能,文中以Pin工具软件为基础,提出并设计了一个面向CMP体系架构的多级Cache...
郑启龙栾俊房明吴晓伟
关键词:片上多处理器
文献传递
基于Pin的CMP Cache访问模拟与实现
现代处理器中层次化的Cache设计已成为缓和CPU和主存之间的速度差距的重要手段。随着芯片集成制造工艺的日益发展,拥有多级Cache结构的CMP处理器已成为桌面应用和高端计算的主流平台。 模拟技术在诸如军事、医...
栾俊
关键词:CPU
文献传递
基于Eclipse/Web Services的高性能计算机远程服务与开发环境
针对远程高性能计算服务与开发的实际状况,提出了一种"客户端-Web Services-前端机-计算结点"的四层体系结构,以Eclipse,Tomcat和Axis为主要开发工具,Java为主要编程语言,设计了一套基于Web...
郑启龙刘术娟胡晨光栾俊杨晓奇
关键词:ECLIPSE
文献传递
基于Eclipse/Web Services的高性能计算机远程服务与开发环境被引量:1
2007年
针对远程高性能计算服务与开发的实际状况,提出了一种"客户端-Web Services-前端机-计算结点"的四层体系结构,以Eclipse,Tomcat和Axis为主要开发工具,Java为主要编程语言,设计了一套基于Web Services的远程高性能计算机服务与开发环境—WSParallel系统。该系统旨在提供一种高效率、低成本、能适应低带宽和不稳定网络状况,且具有较高安全性、稳定性和可扩展性的远程高性能计算服务与开发环境。
郑启龙刘术娟胡晨光栾俊杨晓奇
关键词:WEBSERVICESECLIPSE
CCSim:基于Pin的CMP Cache访问模拟器
随着芯片集成制造工艺的日益发展,拥有多级Cache的片上多处理器(CMP)已成为桌面应用和高端计算的主流平台.为了优化程序在CMP下运行性能,文中以Pin工具软件为基础,提出并设计了一个面向CMP体系架构的多级Cache...
郑启龙栾俊房明吴晓伟
关键词:PIN片上多处理器
文献传递
共1页<1>
聚类工具0