晏渭川 作品数:4 被引量:22 H指数:2 供职机构: 复旦大学信息科学与工程学院计算机与信息技术系 更多>> 发文基金: 国家自然科学基金 国防科技技术预先研究基金 更多>> 相关领域: 自动化与计算机技术 电子电信 更多>>
基于构件技术的快速样机原型的软件框架 2006年 以自主研发的HLRESP(honeycomb-like rapidembedded system platform)快速样机系统为基础,提出一种基于构件技术地快速样机原型的软件框架。该软件系统以Eclipse开放平台为基础,并采纳了角色的概念,使之能够支持一定程度上的多人协作开发任务。提出了板级IP(BLIP)的概念,使其在软件系统中的管理方式与FPGA内的IP管理方式一致,简化了软件设计工作。对于IP库的管理,使用了XML(extensible markup language)表示IP(intellectual property),结合CVS版本控制系统,使得用户能够方便地从IP构件库中获得、配置并集成IP。 晏渭川 徐晨明 周博 张宪民 彭澄廉关键词:构件库 现场可编程门阵列 可扩展标记语言 用户自定义Wishbone片上总线IP自动生成系统的实现 被引量:6 2006年 Wishbone作为一种免费开放的SoC片上总线接口标准,当前有着十分广泛的应用。根据Wishbone的标准,使用Perl/Tk语言实现了一个用户自定义Wishbone总线的自动生成系统。它具有友好的GUI配置界面,简单易用,平台独立性较好。针对具体的应用,能灵活的配置Wishbone总线,自动生成不同语言风格的总线的IP模块,极大地提高了Wishbone总线IP的设计效率。 徐晨明 晏渭川 彭澄廉关键词:WISHBONE IP 片上总线 自动生成 基于模块的动态可重构系统设计 被引量:16 2008年 可重构计算是介于通用处理器和ASIC之间的全新计算解决方案,是一种即保留了硬件计算的速度性能,又兼具软件编程情况灵活性的算法实现方式。介绍了基于模块的动态可重构系统设计方法和模块间的通信方式。实现了基于单片XilinxVirtex-II Pro FPGA片上动态自重构系统,可在系统运行时以较短的时间开销灵活加载所需的重构功能模块,充分体现了可重构计算的性能与速度的优势。 许骏 晏渭川 彭澄廉关键词:可编程器件 可重构系统 模块化设计 总线宏 基于FPGA的可重构系统设计 可重构计算是介于通用处理器和ASIC之间的全新计算解决方案,在计算机视觉、移动设备以及软件无线电等领域有广阔的应用前景。在可重构系统中,硬件模块可以像软件程序一样被动态调用或修改,兼具硬件实现的性能和软件实现的灵活性。可... 晏渭川关键词:FPGA 硬件任务 任务通信 文献传递