您的位置: 专家智库 > >

高德远

作品数:292 被引量:646H指数:12
供职机构:西北工业大学更多>>
发文基金:国家自然科学基金国防科技技术预先研究基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信航空宇航科学技术机械工程更多>>

文献类型

  • 216篇期刊文章
  • 56篇专利
  • 13篇会议论文
  • 7篇科技成果

领域

  • 175篇自动化与计算...
  • 64篇电子电信
  • 5篇航空宇航科学...
  • 4篇经济管理
  • 4篇机械工程
  • 3篇文化科学
  • 2篇电气工程
  • 1篇天文地球
  • 1篇理学

主题

  • 74篇处理器
  • 53篇微处理器
  • 52篇电路
  • 30篇计算机
  • 25篇嵌入式
  • 22篇网络
  • 20篇集成电路
  • 19篇接口
  • 17篇浮点
  • 16篇芯片
  • 15篇嵌入式微处理...
  • 15篇寄存器
  • 15篇功耗
  • 14篇信号
  • 13篇低功耗
  • 13篇液晶
  • 12篇硬件
  • 11篇液晶显示
  • 11篇总线
  • 9篇体系结构

机构

  • 288篇西北工业大学
  • 8篇空军工程大学
  • 4篇清华大学
  • 4篇西安电子科技...
  • 3篇西安邮电学院
  • 3篇西安石油大学
  • 3篇中国航天北京...
  • 2篇山东建筑材料...
  • 2篇中国航天科技...
  • 2篇中航工业西安...
  • 1篇安徽师范大学
  • 1篇北京大学
  • 1篇中国科学院
  • 1篇湘南学院
  • 1篇徐州空军学院
  • 1篇中国航空工业...
  • 1篇中国航天科技...
  • 1篇山东建材学院
  • 1篇西安邮电大学
  • 1篇中国航天

作者

  • 292篇高德远
  • 104篇樊晓桠
  • 84篇张盛兵
  • 64篇魏廷存
  • 48篇王党辉
  • 43篇郑然
  • 34篇高武
  • 32篇黄小平
  • 30篇张萌
  • 23篇魏晓敏
  • 21篇王佳
  • 21篇胡永才
  • 18篇田杭沛
  • 14篇罗旻
  • 12篇安建峰
  • 11篇周昔平
  • 10篇王得利
  • 10篇夏清国
  • 10篇李树国
  • 9篇沈戈

传媒

  • 37篇微电子学与计...
  • 34篇计算机工程与...
  • 19篇西北工业大学...
  • 13篇计算机应用研...
  • 13篇小型微型计算...
  • 9篇航空电子技术
  • 7篇计算机研究与...
  • 5篇计算机工程
  • 5篇计算机测量与...
  • 4篇计算机应用
  • 4篇航空学报
  • 4篇航空计算技术
  • 3篇Journa...
  • 3篇计算机学报
  • 3篇计算机工程与...
  • 3篇微电子学
  • 3篇西安电子科技...
  • 3篇计算机科学
  • 3篇现代电子技术
  • 3篇全国第二届专...

年份

  • 1篇2018
  • 3篇2017
  • 4篇2016
  • 4篇2015
  • 5篇2014
  • 14篇2013
  • 13篇2012
  • 8篇2011
  • 21篇2010
  • 13篇2009
  • 19篇2008
  • 12篇2007
  • 26篇2006
  • 11篇2005
  • 27篇2004
  • 18篇2003
  • 10篇2002
  • 11篇2001
  • 20篇2000
  • 16篇1999
292 条 记 录,以下是 1-10
排序方式:
32位嵌入式CISC微处理器设计被引量:1
2009年
LongtiumC2微处理器是西北工业大学自主产权设计的嵌入式32位CISC微处理器,与Intel486DX2完全兼容,工作频率133MHz,规模约100万门,功耗小于1W。在微体系结构方面,提出硬连线和微程序相结合的控制通路设计方案,增强了处理器的灵活性和扩展能力。在流水线方面,为了实现精确中断,提出了基于微操作的指令指针跟踪方案,不但可以精确地保存中断现场,而且省去了等待指令边界的时间,实现了中断的快速响应。为了实现Longti-umC2的低功耗特性,提出了译码控制核心的低功耗设计方案,使译码器和微内核的功耗分别下降26%和19%。最后,为了快速、完备、有效地对LongtiumC2进行功能验证,提出了一种微处理器的系统级验证策略,使用虚拟系统和FPGA来同时搭建系统级验证平台,并采用Vera进行基于功能点的覆盖率验证,提高了验证工作的效率和置信度。
王得利高德远张骏王党辉
关键词:微处理器低功耗流水线CISC
网络处理器的线程级并行技术研究被引量:1
2006年
线程级并行技术能有效的提高微处理器内核的资源利用率,是目前高性能微处理器研究的重点内容。文章分析了网络处理器的线程级并行技术中存在的几个关键问题,结合网络协议处理的特征提出了一种适合于网络协议处理的混合多线程结构。并将其成功应用于网络协议处理微引擎NRS05的设计中,最大程度的提高了网络处理器的分组吞吐率。
周昔平高德远樊晓桠张盛兵徐邦海
关键词:多线程网络处理器
微处理器设计中提高访存效率的一种方法被引量:11
1999年
低效率的访存操作是限制微处理器性能提高的一个关键因素。本文提出了一种 Load/ Store 缓冲模型,分析了这种模型协调微处理器和存储器之间速度差异的作用和提高访存效率的机理,讨论了适合于 I C设计的四种实现方案,并且在微处理器 N R S4000 的设计中得到应用,取得了良好的效果。
马婉良高德远张盛兵
关键词:微处理器FIFO
跨阻前置放大器电路
本发明公开了一种跨阻前置放大器电路,用于解决现有前置放大器电路输出电压摆幅小的技术问题。技术方案是包括RGC跨阻放大器、增益调节电路、积分器和NMOS晶体管MN9。RGC跨阻放大器的输出电流通过二极管连接的PMOS晶体管...
高武唐攀胡永才高德远魏廷存郑然王佳魏晓敏
文献传递
NRS4000微处理器的可测试性设计被引量:5
1999年
现代先进微处理器有非常高的集成度和复杂度,又有寄存器堆、 Cache等嵌入式部件,而且芯片管脚数相对较少,必须要有一定的自测试设计和其它的可测试性设计来简化测试代码,提高故障覆盖率。本文简要讨论了 N R S4000 微处理器芯片的以边界扫描测试为主体,以自测试为补充的可测试性设计框架。着重介绍了芯片的边界扫描设计和芯片中译码控制器 P L A 和微程序 R O M 以及采用内嵌 R A M 结构的指令 Cache 和寄存器堆的内建自测试设计。结果表明,这些可测试性设计大大缩短了测试代码的长度。
张盛兵高德远
关键词:微处理器可测试性设计
一种基于时态逻辑的有限状态系统验证方法被引量:3
2000年
LPTL ( Linear Proposition Temporal Logic)与自动机之间有着紧密的联系 ,结合 LPTL语义和语法 ,提出一种从 LPTL公式导出 Büchi自动机的方法。导出的 Büchi自动机所接受的语言准确地表达了 LPTL公式所描述的特性。从而把由 LPTL公式描述的系统设计规范的验证问题转换成检验 Büchi自动机的包含问题。
杜慧敏杨红丽高德远韩俊刚
关键词:形式化验证自动机
嵌入式实时精确异常机制的硬件实现方法
本发明公开了一种嵌入式实时精确异常机制的硬件实现方法,包括下述步骤:采用分布式结构,在嵌入式处理器流水线的取指级、译码级、执行级、访存级以及写回级均设置一个异常检测逻辑,检测当前时钟周期该流水级产生的异常类型,并向集中式...
高德远樊晓桠张盛兵王党辉安建锋黄小平张萌
文献传递
一种改进的Pseudo-LRU替换算法被引量:2
2009年
Pseudo-LRU替换算法可以避免复杂的硬件设计,所以在很多流行的Cache内存系统被使用.但是该算法的主要缺点是二叉树结构的顶层节点不能包含所有底部叶子节点的信息,在某些情况下会做出错误的替换决策.针对PLRU算法存在的问题,在分析PLRU算法的原理的基础上,通过增加处理二叉树顶层节点信息的逻辑,得到一种新的替换算法.测试结果表明,这种新的替换算法使Cache命中率提高到98.73%.
韩立敏高德远黄小平
关键词:高速缓存微处理器
发挥重点高校的优势与特色,积极投身西部大开发——西北工业大学参与西部大开发的探索
西部大开发是中国大陆跨世纪发展的重要战略部署。在经济发展呈现出全球化趋势、国与国之间综合实力竞争愈加激烈的今天,实施西部大开发战略,加快中西部地区的发展,对于我国大陆的政治稳定、社会进步、经济发展和边防巩固具有重要的现实...
高德远于忠
文献传递
低功耗动态可配置Cache设计被引量:3
2008年
在现代的微处理器设计中,Cache(高速缓冲存储器)在决定整个微处理器的性能方面起着关键性的作用。同时,作为微处理器的关键部件,它消耗的功耗是微处理器的主要功耗之一。尤其是在嵌入式领域,研究表明Cache所消耗的能量可以占到整个微处理器的50%。因此,降低Cache的功耗可以有效地降低处理器的整体功耗。以"龙腾R2"微处理器为研究对象,以低功耗为出发点,介绍了一种动态可配置Cache的设计方法。实验表明,该低功耗可配置Cache有效的地降低了微处理器的整体功耗,且提高了性能。
贾宝锋高德远丁双喜
关键词:低功耗CACHE可配置组相联
共30页<12345678910>
聚类工具0