您的位置: 专家智库 > >

文献类型

  • 6篇期刊文章
  • 5篇专利

领域

  • 8篇电子电信

主题

  • 6篇电路
  • 3篇时钟
  • 3篇时钟产生
  • 3篇时钟产生电路
  • 3篇产生电路
  • 2篇导通
  • 2篇电荷耦合
  • 2篇信号
  • 2篇信号处理
  • 2篇信号处理技术
  • 2篇数字码
  • 2篇转换器
  • 2篇流水线模数转...
  • 2篇模数转换
  • 2篇模数转换器
  • 2篇荷包
  • 2篇负电压
  • 2篇DAC
  • 2篇DDS
  • 2篇标准CMOS...

机构

  • 11篇中国电子科技...

作者

  • 11篇王丽秀
  • 8篇季惠才
  • 7篇张涛
  • 7篇陈珍海
  • 4篇黄嵩人
  • 2篇张甘英
  • 2篇吴俊
  • 1篇于宗光
  • 1篇薛海卫
  • 1篇范晓捷
  • 1篇蒋颍丹

传媒

  • 4篇电子与封装
  • 1篇微电子学与计...
  • 1篇中国电子科学...

年份

  • 1篇2013
  • 2篇2012
  • 1篇2011
  • 2篇2010
  • 3篇2009
  • 1篇2008
  • 1篇2006
11 条 记 录,以下是 1-10
排序方式:
一种用于高速高精度DAC的可编程基准源被引量:1
2009年
高精度高稳定性基准源电路是电流模式DAC电路的关键电路模块。采用VEB线性化补偿技术、级联PNP结构和可编程技术,设计了一个高精度可编程基准源电路。测试结果表明,温度从0℃上升到+80℃时,基准电压变化仅为1.4mV,温度系数达到了14ppm/℃。整个可编程基准源电路模块的芯片面积为0.45×0.6mm2。
季惠才陈珍海黄嵩人张涛王丽秀
关键词:带隙基准源可编程技术
一种适用于标准CMOS工艺的负电压有效传输电路
本发明提供了一种适用于标准CMOS工艺的负电压有效传输电路,其包括:一个对电荷存储节点所产生负电压进行采样传输的NMOS晶体管;一个用于控制采样开关NMOS管导通或关断,交替输出高电平和低电平的正负电压时钟产生电路;一个...
王丽秀张涛陈珍海季惠才
文献传递
一种占空比可编程多相时钟产生电路
本实用新型涉及一种用于混合信号电路的占空比可编程多相时钟产生电路,属于集成电路中时钟电路产生技术领域。该占空比可编程多相时钟产生电路由LVDS时钟接收电路、可编程延时电路和不同占空比时钟产生及驱动电路依次连接组成。该电路...
王丽秀陈珍海季惠才黄嵩人于宗光
文献传递
0.18μm直接式数字频率合成器全定制版图设计
2009年
文章采用0.18μm混合信号1P6M1.8V/3.3VCMOS工艺,介绍了一种高速直接式数字频率合成器的全定制版图设计。该芯片为数模混合信号IC,电路内部时钟频率达到1GHz。版图设计过程中采用了集成无源金属-绝缘体-金属(MIM)结构电容及深N阱技术,使用了合适的版图布局和电源、地线、时钟网络拓扑结构,最后还对芯片各模块作了版图优化设计。芯片测试结果表明芯片功能全部实现、性能良好,版图设计较好地实现了电路功能。
张甘英王丽秀陈珍海
关键词:版图设计
一种用在DDS中的高速DAC
2006年
文章介绍了一种用在DDS中的高速DAC,采用CMOS电流阵列结构。它的转换频率最高可达300MHz,精度达12位,输出为电流型。文章介绍的高速DAC能够被广泛应用于通讯、雷达、导航、遥控遥测、电子对抗以及现代化的仪器仪表等各种领域。
季惠才范晓捷王丽秀
关键词:DDSDACCMOS
一种电荷耦合流水线模数转换器
本发明涉及一种基于电荷耦合信号处理技术的具有低功耗特性的电荷耦合流水线结构模数转换器,它包括用于将输入的模拟电压信号转换为大小对应电荷包的电荷耦合采样保持电路、多级对采样得到的电荷包进行模数转换和余量处理的电荷耦合子级流...
季惠才黄嵩人陈珍海吴俊王丽秀张涛
DDS电路的低功耗设计被引量:2
2009年
枝节式数字频率合成器(DDS)是现代频率合成的主要工具,具有频率分辨率高、频率转换速度高等优点。很长一段时间,DDS设计一直受限于高功耗所带来的高成本,并且应用系统的低功耗需求也使得DDS电路的低功耗设计变得日益重要。文章首先对影响CMOS集成电路功耗的各种因素进行了总结,然后结合DDS电路的实际情况,对DDS电路在设计上进行了算法级和系统级的改进来降低功耗。算法级采用了改进的CORDIC算法;系统级采用并行运算的方法来实现。流片验证了改进后的结构可以使功耗减小20%左右。
王丽秀张涛
关键词:DDSCORDIC
一种电荷耦合流水线模数转换器
本发明涉及一种基于电荷耦合信号处理技术的具有低功耗特性的电荷耦合流水线结构模数转换器,它包括用于将输入的模拟电压信号转换为大小对应电荷包的电荷耦合采样保持电路、多级对采样得到的电荷包进行模数转换和余量处理的电荷耦合子级流...
季惠才黄嵩人陈珍海吴俊王丽秀张涛
文献传递
一种应用于低噪声PLL的RF-VCO设计
2013年
在PLL电路设计中,压控振荡器设计是电路的关键模块,按类型又主要分为LC震荡器和环形振荡器两种,其性能直接决定了相位噪声、频率稳定度及覆盖范围。文章介绍了一款1.8GHz的基于交叉耦合对LC结构的低噪声CMOS压控振荡器的设计,并对调谐范围、相位噪声以及电路起振条件等做了分析讨论。该设计采用0.18um6层金属CMOs-r艺制造,模块面积为0.3mm2,电路经过CadenceSpectreRF仿真,VCO的输出范围为1594-2023MHz,中心频率1.8GHz输出时相位噪声为一118dBc/Hz@600kHz,1.9GHz输出时相位噪声为-12ldBc/Hz@1600kHz。结果表明该VCO设计达到了较宽的频率覆盖范围和较低的相位噪声,可以满足低噪声PLL的设计要求。
张涛蒋颍丹王丽秀
关键词:压控振荡器锁相环相位噪声
视频转换二维去闪烁滤波与缩放电路的设计被引量:1
2008年
为消除VGA到TV视频转换中的图像闪烁及获得图像的TV显示,分析了闪烁产生及分辨率变换的机理.应用半带滤波及插值、迭代等算法,设计了一种水平垂直二维去闪烁滤波与图像缩放电路.该电路有效地解决了图像分辨率下降的问题,实现不同分辨率的VGA图像在TV上显示;同时减少了硬件逻辑资源,节省了芯片面积.整个电路规模约1万等效门,采用CSMC 0.5μm CMOS工艺流片,面积约1.75mm×2.86mm,经测试证明设计的电路功能正确.
薛海卫张甘英王丽秀季惠才
关键词:视频转换图像缩放
共2页<12>
聚类工具0