您的位置: 专家智库 > >

徐绍剑

作品数:8 被引量:21H指数:3
供职机构:中国科学院电子学研究所更多>>
相关领域:电子电信轻工技术与工程自动化与计算机技术更多>>

文献类型

  • 6篇期刊文章
  • 1篇学位论文
  • 1篇会议论文

领域

  • 6篇电子电信
  • 1篇自动化与计算...
  • 1篇轻工技术与工...

主题

  • 3篇信号
  • 3篇雷达
  • 2篇电视
  • 2篇电视信号
  • 2篇扩频
  • 2篇基于FPGA
  • 2篇FPGA
  • 1篇单片
  • 1篇单片机
  • 1篇单片机应用
  • 1篇定时器
  • 1篇一体机
  • 1篇有限状态机
  • 1篇噪声
  • 1篇噪声干扰
  • 1篇正交
  • 1篇直接序列扩频
  • 1篇实时成像
  • 1篇实时监测
  • 1篇视频指标

机构

  • 6篇中国科学院电...
  • 4篇北京理工大学
  • 2篇中华人民共和...
  • 1篇北京航空航天...

作者

  • 8篇徐绍剑
  • 3篇张平
  • 2篇陈雁
  • 1篇刘惠贞
  • 1篇陈雁
  • 1篇孙吉利
  • 1篇安建平
  • 1篇陈子平
  • 1篇陈子平
  • 1篇陈兵

传媒

  • 2篇电子技术应用
  • 2篇电子器件
  • 1篇电子与信息学...
  • 1篇微型机与应用

年份

  • 2篇2008
  • 2篇2007
  • 2篇2006
  • 1篇2004
  • 1篇2003
8 条 记 录,以下是 1-8
排序方式:
单基线PolInSAR反演算法研究被引量:7
2008年
极化干涉合成孔径雷达(PolInSAR)测量是一种集极化雷达(PolSAR)和干涉雷达(InSAR)测量技术于一体的新的对地观测技术,利用极化干涉雷达数据反演地表植被参数特别是森林的垂直结构参数是当前极化干涉研究的热点问题。经典的单基线PolInSAR反演算法是Cloude和Papathanassiou提出的三阶段反演算法,但是该算法在相干值估计、直线拟合和散射体去相干估计等方面都存在着误差,直接影响反演精度。该文提出了一种新的基于统计特征和PolInSAR相位最优化算法的反演算法,并采用PolInSAR模拟数据验证了该算法的有效性。
陈兵徐绍剑张平
关键词:极化干涉SAR反演
基于FPGA的视频监测系统
2004年
以FPGA为核心芯片的视频监测系统,结合MAX+PLUSII介绍了用VHDL进行的FPGA设计,实现对视频信号的实时监测。详细描述了对图像静止的判断,并指出了在FPGA设计过程中应注意的问题。
徐绍剑陈子平刘惠贞
关键词:FPGA电视信号
基于FPGA的全彩色大屏幕LED控制器设计被引量:5
2007年
LED全彩色大屏幕显示屏的市场呈迅速上升的趋势,但是目前LED控制器的灰度级和分辨率还不够理想.文章阐述了一种基于FPGA的全彩色LED控制器(红绿蓝三种基色的灰度级各12bit,128*128像素)的设计,并通过控制器阵列方式实现了分辨率高达1024*768的全彩色超大屏LED显示屏.实验测试结果表明,该控制器色彩分辨细腻、结构简单紧凑、可靠性高、可扩展性好等优点.
陈雁安建平徐绍剑
关键词:LED显示屏全彩色
电视信号的实时监测与数字化处理被引量:2
2003年
基于射频和视频指标的测量将模拟视频信号数字化,对采样数据进行处理、判断和别,并对异常状态进行报警和记录,构成了一套对电视信号进行实时跟踪监测与管理系统。
陈雁徐绍剑
关键词:电视信号视频指标监测系统
服装生产自动熨烫系统设计被引量:2
2006年
服务自动熨烫系统采用单片机系统构成控制器,使熨烫工序中的上下板控制、加压、吹蒸汽、抽湿、吹风等工作自动进行。本系统通过软硬件设计、电装及调试,满足功能要求,该系统采用模块化设计,体积小、功能强,采用多种抗干扰措施,可保证在恶劣环境下长期可靠工作。
徐绍剑陈雁陈子平
关键词:过程控制自动化装置单片机应用
雷达通信一体机研究
随着对雷达和通信等电子设备需求的迅猛增长,研究雷达通信一体化机具有重要的意义。它可以降低总体成本,减小雷达截面积和射频子系统间的干扰,增加系统的灵活性和可靠性。本文阐述了一种基于时域信号正交技术的通信雷达一体机,通过直接...
徐绍剑张平
关键词:超宽带直接序列扩频可靠性
双码扩频信号合成孔径雷达及其实时成像研究
合成孔径雷达(SyntheticApertureRadar,SAR)是一种高分辨率的主动式微波成像雷达系统,广泛应用于军事和民用领域。随着SAR分辨率的不断提高,合成孔径雷达的重要性被越来越多的人所认识,当合成孔径雷达用...
徐绍剑
关键词:合成孔径雷达实时成像频带干扰噪声干扰
文献传递
基于有限状态机的通用雷达定时器设计被引量:5
2007年
雷达定时器是雷达系统的重要组成部分,它的可靠性和稳定性是雷达系统可靠工作的基础.文章分析了雷达定时器的结构,结合FPGA的特点,提出一种基于有限状态机的通用雷达定时器的设计方法,并在FPGA中予以实现.仿真及实验测试表明,该设计的定时精度达到纳秒级,脉冲间相对延时可大于200μs,可以很好地满足系统性能要求.本方法具有结构简单紧凑、成本低、可靠性高、精度高等优点.
徐绍剑张平孙吉利
关键词:有限状态机FPGAVHDL
共1页<1>
聚类工具0