叶英
- 作品数:9 被引量:18H指数:2
- 供职机构:湖南大学物理与微电子科学学院更多>>
- 发文基金:湖南省自然科学基金湖南省研究生科研创新项目湖南省科技计划项目更多>>
- 相关领域:电子电信更多>>
- 一种新型高输出阻抗,高电流匹配精度电流镜的设计被引量:4
- 2007年
- 电流镜是模拟电路设计的基础单元之一,在高性能模拟电路设计中,电流镜的电流匹配精度和输出阻抗是决定电路性能的最重要的参数之一.设计一种新型高输出阻抗、高电流匹配精度电流镜,采用了一种新颖的五级负反馈增益方法来增加电流镜的输出阻抗,同时还通过改进DMCM电路结构提高了电流镜的电流匹配精度,使得设计的电流镜在任何Iin下都保证有较高的电流匹配精度,而且这种新型电流镜也有近似于传统两级共源共栅电流镜的摆幅.采用TSMC 0.18μm,1.8/3.3CMOS标准工艺,在3.3V电源下,输出阻抗能达到18GΩ以上,并且电流匹配精度接近于0.01%,输出电压摆幅为1.28~3.3v。
- 曾健平邹韦华谢海情田涛叶英
- 关键词:电流镜高输出阻抗
- 石英晶体振荡器的集成化设计被引量:6
- 2009年
- 在分析典型的分立式共射共基晶体振荡器原理的基础上,通过建立电路模型,设计一种集成化的石英晶体振荡器.采用电压源电路作为缓冲放大器的基极偏置,去掉容值较大的旁路电容,振荡电路与缓冲放大器电路共用偏置分压电阻,缩短电路起振时间,减小电路版图面积.基于特征尺寸为0.35μm的chrt.35dg_sige工艺库,利用Cadence中的spectre仿真工具对电路进行仿真.结果显示:当电源电压为2.7V时,振荡频率为12.8MHz,起振时间约为1.3ms,输出波形的峰峰值约为0.8V,单边带相位噪声1kHz处为-142dBc/Hz,10kHz处为-150dBc/Hz,整个电路的直流功耗小于2.7mW.
- 曾健平王阆何先良叶英谢海情
- 关键词:石英晶体振荡器集成电路
- 应用于∑Δ ADC的带隙基准源的设计被引量:2
- 2007年
- 基于标准n阱0.6μm CMOS工艺条件,设计了一种用于高阶∑ΔADC的基准源结构。该电路在传统带隙基准电路的基础上,采用三个纵向晶体管串联的形式减小运放输入失调电压对基准电压的影响同时采用高增益运放来降低基准电流的失配。另外设计了启动电路以确保基准电路能正常工作。仿真结果表明此电路电源抑制比为73 dB,温度系数为9.6×10-6/℃。经过对系统的分析与验证,该电路完全满足高阶∑ΔADC对其性能的要求。
- 叶英曾健平马勋朱军
- 关键词:带隙基准模数转换器运算放大器启动电路
- 高阶∑△ADC中积分器的设计被引量:2
- 2008年
- 基于N阱0.6μm DPDM CMOS工艺,完成了高阶∑△ADC中第一级积分器的设计。分析了开关电容积分器的非理想特性,同时设计了一个对寄生电容不敏感的同相开关电容(SC)积分器,并特别采用旁路电容减小沟道电荷注入引起的谐波失真和噪声。在cadence下的电路仿真表明,积分器具有-104.9dB等效输入噪声;利用MATLAB进行系统仿真,∑△ADC的信号噪声畸变比(SNDR)达到100.5dB,满足系统16bit的要求。
- 朱军龚敏周长胜叶英
- 关键词:开关电容积分器电荷注入共模反馈
- 分段线性宽频带CMOS集成压控振荡器设计
- 2006年
- 通过分析LC压控振荡器的工作原理,设计了一种基于开关电容阵列的集成压控振荡器,很好地解决了调谐范围与相位噪声之间的矛盾,并同时采用PMOS和NMOS做负阻管,进一步减小了相位噪声。
- 熊琦谢海情刘嘉晗叶英曾健平
- 关键词:压控振荡器相位噪声
- 16bitΣΔADC的设计
- ∑△adc是基于过采样、噪声整形以及抽取滤波等技术之上而发展起来的。∑△adc充分利用现代超大规模集成电路的高速、高集成度的优点,同时避免了元器件失配对其转换精度的限制,而且它的数字化特性使其可以与其它数字芯片集成,因而...
- 叶英
- 关键词:设计方法调制器滤波器
- 文献传递
- 高阶∑△ADC中的抽取滤波器的设计
- 2008年
- 从电路实现和降低功耗的角度出发,优化并改进了梳状滤波器结构,同时设计了 FIR 补偿滤波器对其通带衰减进行补偿,通过合理的硬件电路安排来节省面积、提高速度,最终完成了高阶∑△ADC 中的抽取滤波器的设计。经过 Matlab 仿真,该滤波器阻带衰减为-65dB,通带纹波为±0.05dB,过渡带为0.454fs~0.583fs,经过 VerilogXL 和系统验证,该滤波器完全满足∑△ADC 的系统要求。
- 田涛叶英曾健平朱军
- 关键词:梳状滤波器ADC有限冲激响应
- 高阶∑△ADC的抽取滤波器的设计被引量:1
- 2009年
- 通过优化和改进梳状滤波器结构,采用FIR补偿滤波器以补偿通带衰减,并合理安排硬件电路以节省面积,设计了一种高速、低功耗高阶∑△ADC中的抽取滤波器.应用Matlab进行电路仿真,该滤波器阻带衰减为-65 dB,通带纹波为±0.05 dB,过渡带为0.454fs^0.583fs.经过VerilogXL和系统验证,该滤波器完全满足∑△ADC的系统要求.
- 曾健平孙凡博叶英谢海情章兢
- 关键词:滤波器ADC有限冲激响应
- CMOS集成压控振荡器设计被引量:2
- 2006年
- 通过分析CMOS差分负阻振荡器的工作原理,得到电路结构和参数的优化方案。基于0.18μm工艺,采用片上电感和可变电容,设计了一种基于开关调谐电容结构的宽可调范围的分段线性互补型交叉耦合CMOS集成压控振荡器。在提高振荡器的可调范围的同时,降低相位噪声。电路采用HSPICE进行仿真,在1.8 V电源电压下,振荡频率的变化范围为1.55 GHz^2.86 GHz,可调范围约为60%。功耗为5 mW^10 mW,相位噪声在10 MHz频率偏移处为-110 dB/Hz。
- 谢海情曾健平刘嘉晗叶英
- 关键词:压控振荡器锁相环