您的位置: 专家智库 > >

文献类型

  • 3篇期刊文章
  • 2篇学位论文
  • 2篇专利

领域

  • 3篇电子电信
  • 1篇理学

主题

  • 3篇电路
  • 3篇锁存
  • 3篇锁存器
  • 3篇触发器
  • 2篇声子
  • 2篇时序电路
  • 2篇量子
  • 2篇量子点
  • 2篇可编程逻辑
  • 2篇控制电路
  • 2篇FPGA
  • 2篇触发
  • 1篇单元电路
  • 1篇电声子相互作...
  • 1篇动态可重构
  • 1篇阵列
  • 1篇声子耦合
  • 1篇输运
  • 1篇谱函数
  • 1篇现场可编程

机构

  • 5篇复旦大学
  • 2篇清华大学

作者

  • 7篇卢海舟
  • 4篇来金梅
  • 4篇童家榕
  • 3篇王元
  • 1篇吕嵘
  • 1篇王建
  • 1篇陈利光
  • 1篇余慧
  • 1篇屠睿
  • 1篇张火文
  • 1篇朱邦芬
  • 1篇王亚斌
  • 1篇吴芳
  • 1篇申秋实
  • 1篇黄均鼐
  • 1篇陈佐子
  • 1篇潘光华

传媒

  • 2篇Journa...
  • 1篇复旦学报(自...

年份

  • 1篇2011
  • 2篇2009
  • 2篇2008
  • 1篇2007
  • 1篇2006
7 条 记 录,以下是 1-7
排序方式:
可多重配置的触发器电路
本发明属于时序电路技术领域,具体为一种可多重配置的触发器电路。该电路由数据输入控制电路、同步复置位控制电路、时钟控制电路和触发器主体电路连接组成。并且可以根据功能的需要,配置成上升沿或者下降沿触发、同步或者异步、拥有置位...
来金梅卢海舟王元童家榕
文献传递
电声子耦合对量子点非平衡输运的影响
2006年
电子-声子耦合显著影响半导体量子点和单分子晶体管的非平衡输运.在非平衡格林函数运动方程方法的框架内,通过改进电声子解耦,发现低温下量子点谱函数中声子伴带明显依赖于两边电极费米能级与重整后局域能级的相对位置,呈现电子-空穴对称性破缺.Kondo峰的声子伴带分为两类,分别与由电子或空穴组成的多体自旋单态相对应.当局域能级存在Zeeman分裂时,两类不同起源的Kondo声子伴带在自旋分辨的谱函数中可以相互区分.谱函数的这些特性也体现在非线性微分电导谱中.
陈佐子卢海舟吕嵘朱邦芬
关键词:量子点谱函数
高性能可编程逻辑单元电路的设计与实现
FPGA芯片由可编程逻辑单元、可编程的互连资源以及可编程的IO组成,其中可编程逻辑单元是FPGA芯片整个硬件系统的核心,通过对它的配置来实现所有的组合逻辑电路和绝大多数的时序逻辑电路,因此对可编程逻辑单元设计是实现FPG...
卢海舟
关键词:FPGA高性能动态可重构
文献传递
实现FPGA高效动态可重配置的触发器电路被引量:2
2009年
设计了一种在现场可编程逻辑阵列(FPGA)内可供配置的触发器电路结构.主要特点是:不需要浪费FPGA内组合逻辑的资源,就可以独立配置出56种全部常用类型的D触发器电路或锁存器电路;以FPGA在配置简单时序电路时增加50%面积的代价降低了配置为复杂时序电路时70%的延时和90%的面积.同时针对Xilinx Virtex系列FPGA动态重配置速度较慢的缺点,在触发器电路中加入了抓捕与写回电路;提出了通过硬件电路来实现重配置状态保存和写回的方法.与Xilinx Virtex器件完全用软件实现的方法相比,加快了FPGA动态重配置电路的速度.
卢海舟来金梅童家榕
关键词:现场可编程逻辑阵列触发器锁存器
量子点单电子隧穿中的相干与关联
卢海舟
关键词:量子点KONDO效应电声子相互作用
Design and Implementation of an FDP Chip被引量:1
2008年
A novel Fudan programmable logic chip (FDP) was designed and implemented with a SMIC 0. 18μm CMOS logic process. The new 3-LUT based logic cell circuit increases logic density about 11% compared with a traditional 4-input LUT. The unique hierarchy routing fabrics and effective switch box optimize the routing wire segments and make it possible for different lengths to connect directly. The FDP contains 1,600 programmable logic cells, 160 programmable I/O, and 16kbit dual port block RAM. Its die size is 6. 104mm× 6. 620mm, with the package of QFP208. The hardware and software cooperation tests indicate that FDP chip works correctly and efficiently.
陈利光王亚斌吴芳来金梅童家榕张火文屠睿王建王元申秋实余慧黄均鼐卢海舟潘光华
可多重配置的触发器电路
本发明属于时序电路技术领域,具体为一种可多重配置的触发器电路。该电路由数据输入控制电路、同步复置位控制电路、时钟控制电路和触发器主体电路连接组成。并且可以根据功能的需要,配置成上升沿或者下降沿触发、同步或者异步、拥有置位...
来金梅卢海舟王元童家榕
文献传递
共1页<1>
聚类工具0