2024年12月15日
星期日
|
欢迎来到维普•公共文化服务平台
登录
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
邱翔
作品数:
3
被引量:0
H指数:0
供职机构:
清华大学
更多>>
合作作者
蔡懿慈
清华大学
贺祥庆
清华大学
洪先龙
清华大学
马昱春
清华大学
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
专利
1篇
学位论文
主题
3篇
互连
3篇
互连线
2篇
电路
2篇
拓扑
2篇
拓扑图
2篇
逻辑拓扑
2篇
缓冲器
2篇
计算逻辑
1篇
电压
1篇
增量式
1篇
功耗
1篇
功耗优化
1篇
布图
机构
3篇
清华大学
作者
3篇
邱翔
2篇
马昱春
2篇
洪先龙
2篇
贺祥庆
2篇
蔡懿慈
年份
1篇
2009
2篇
2008
共
3
条 记 录,以下是 1-3
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
全芯片互连线功耗最优的布局阶段缓冲器规划方法
全芯片互连线功耗最优化的布局阶段缓冲器规划方法属于互连线设计优化技术领域,其特征在于,含有以下步骤:读入模块信息及互连线信息,建立电路的逻辑拓扑,边状态初始化为1,计算模块间互连线的时间松弛量,计算逻辑拓扑图中各边权重,...
马昱春
贺祥庆
洪先龙
蔡懿慈
邱翔
文献传递
全芯片互连线功耗最优的布局阶段缓冲器规划方法
全芯片互连线功耗最优化的布局阶段缓冲器规划方法属于互连线设计优化技术领域,其特征在于,含有以下步骤:读入模块信息及互连线信息,建立电路的逻辑拓扑,边状态初始化为1,计算模块间互连线的时间松弛量,计算逻辑拓扑图中各边权重,...
马昱春
贺祥庆
洪先龙
蔡懿慈
邱翔
文献传递
基于时序分析的全芯片功耗优化算法研究
邱翔
关键词:
功耗优化
互连线
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张