您的位置: 专家智库 > >

熊君君

作品数:5 被引量:23H指数:2
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇会议论文
  • 2篇期刊文章

领域

  • 4篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇FPGA实现
  • 3篇并行处理
  • 3篇成像处理
  • 2篇星载
  • 2篇星载SAR
  • 2篇实时成像
  • 2篇实时成像处理
  • 2篇实时成像处理...
  • 2篇孔径雷达
  • 2篇雷达
  • 2篇合成孔径
  • 2篇合成孔径雷达
  • 2篇FPGA
  • 2篇成像处理器
  • 1篇点运算
  • 1篇调频
  • 1篇端口
  • 1篇信号
  • 1篇信号检测
  • 1篇双端口

机构

  • 5篇中国科学院
  • 3篇中国科学院研...

作者

  • 5篇熊君君
  • 4篇王贞松
  • 2篇姚建平
  • 1篇石长振
  • 1篇郑天垚
  • 1篇张冠杰

传媒

  • 1篇电子学报
  • 1篇计算机工程
  • 1篇2004年全...
  • 1篇2005年中...
  • 1篇中国科学院计...

年份

  • 1篇2006
  • 2篇2005
  • 2篇2004
5 条 记 录,以下是 1-5
排序方式:
无查找表快速FFT的FPGA实现
大数据量FFT广泛应用于雷达信号处理领域,本文通过将Cordic[1]算法引入到FFT[2]运算中,用来完成复数乘加功能,从而减少了旋转因子(sin、cos)计算中的硬件开销,同时将复数乘转化成移位和加减操作,极大的提高...
熊君君王贞松姚建平
关键词:FFTCORDIC双端口SRAM并行度
文献传递
星载SAR实时成像处理器的FPGA实现被引量:20
2005年
本文提出了一种用FPGA实现星载合成孔径雷达实时成像处理器的方法,用来实现星载SAR的CS算法(或RMA算法).该实时成像处理器由7片Xilinx公司的商业FPGA实现,其中4片作为并行的处理单元;一片为CS因子的生成单元;一片为SDRAM控制单元;一片为系统的控制单元.该系统将流水处理和并行处理相结合,从而极大的减少了处理时间.同时根据算法各运算对数据的精度要求不同,将浮点运算和定点运算结合在一块,减少了硬件开销.该系统工作在100MHz时,33秒左右能完成16k16k星载样本点的成像,并对加拿大Radarsat的雷达原始信号进行成像处理,成像质量能达到要求.
熊君君王贞松姚建平石长振
关键词:CS算法实时成像处理器FPGA并行处理
一种适于SAR成像的体系结构
本文根据星载SAR成像算法--CS(ChirpScaling)算法的原理,提出一种适于该算法的体系结构.该体系结构由4个模块组成:一个模块为4片并行的处理单元,用来完成FFT(IFFT)运算和与CS因子的复数乘运算;一个...
熊君君王贞松石长振
关键词:合成孔径雷达成像处理并行处理
文献传递
关于合成孔径雷达技术一些问题的探讨
本文对合成孔径雷达的一些技术问题进行了探讨。文章围绕线性调频步进合成孔径雷达提高距离向分辨率的原理、多工作模式星载SAR功率设计等问题进行了研究。
郑天垚张冠杰张涛熊君君郝智泉姚萍王贞松
关键词:合成孔径雷达雷达信号检测线性调频
文献传递
用FPGA实现星载SAR实时成像处理器的工程方法被引量:4
2006年
根据星载SAR成像算法的原理,提出了一种用FPGA实现该成像处理器的有效方法。该处理器的体系结构由算法直接映射而来,同时根据算法内在的时间关系将流水处理和并行处理相结合,从而极大地减少了处理时间。根据算法各运算对数据的精度要求不同,将浮点运算和定点运算结合在一块,既满足了成像的精度要求又节省了硬件开销。该系统工作在100MHz时,33s左右能完成16k*16k星载样本点的成像,并对加拿大Radarsat的雷达原始信号进行成像处理,成像质量能达到要求。
熊君君王贞松姚建平
关键词:实时成像处理器FPGA并行处理浮点运算
共1页<1>
聚类工具0