徐新宇 作品数:14 被引量:20 H指数:2 供职机构: 中国电子科技集团第五十八研究所 更多>> 相关领域: 电子电信 自动化与计算机技术 更多>>
一款32位定点DSP电路的设计 2013年 文章通过对32位定点DSP的体系结构及其设计方法的研究,重点阐述了32位定点DSP中CPU包括ALU、MPY、ARAU、流水线、指令系统和总线接口等关键逻辑部件工作原理,对各个逻辑部件的设计思路和实现方法进行了分析描述。采用基于标准单元正向设计方法,设计了一款32位指令集的定点DSP电路,该电路采用哈佛总线结构,可以在单周期内实现16×16位有符号整数乘法、32位累加和32位数据的算术逻辑运算,处理精度高。该电路采用0.5μm 1P3M CMOS工艺流片,集成度7万门,工作频率可达36 MHz,动态功耗594 mW。 薛海卫 张庆文 王月玲 徐新宇关键词:定点DSP 体系结构 CPU 锁相环电路中阻容参数确定方法 本发明涉及一种锁相环电路中阻容参数确定方法,该方法通过将田口算法与仿真的锁相环电路的仿真模型进行结合,将田口算法输出的当前代参数组合输送给仿真模型,由仿真模型进行仿真试验,并将仿真试验的仿真结果再输入给田口算法,直至田口... 王兆尹 吉兵 徐新宇 陈振娇 张宇涵安全通用数字信号处理DSP芯片 本申请揭示了一种安全通用DSP芯片,包括DSP电路以及内置于DSP电路中的通用DSP内核、OTP存储模块、AES模块、BootLoader模块、SRAM自刷新模块以及SRAM,DSP电路上电复位之后,SRAM自刷新模块将... 陈振娇 于宗光 张猛华 徐新宇 黄旭东 张宇涵文献传递 一种适于FPGA芯片的SRAM单元及外围电路设计 被引量:2 2014年 静态存储器(SRAM)功耗是整个芯片功耗的重要组成部分,并且大规模SRAM的仿真在芯片设计中也相当费时。提出了一种基于40 nm CMOS工艺、适用于FPGA芯片的SRAM单元结构,并为该结构设计了外围读写控制电路。仿真结果表明,该结构的SRAM单元在保证正确的读写操作下,静态漏电电流远远小于同工艺下普通阈值CMOS管构造的SRAM单元。同时,为了FPGA芯片设计时大规模SRAM功能仿真的需要,为SRAM单元等编写了verilog语言描述的行为级模型,完成了整个设计的功能验证。 徐新宇 徐玉婷 林斗勋关键词:漏电电流 行为级模型 锁相环电路中阻容参数确定方法 本发明涉及一种锁相环电路中阻容参数确定方法,该方法通过将田口算法与仿真的锁相环电路的仿真模型进行结合,将田口算法输出的当前代参数组合输送给仿真模型,由仿真模型进行仿真试验,并将仿真试验的仿真结果再输入给田口算法,直至田口... 王兆尹 吉兵 徐新宇 陈振娇 张宇涵文献传递 一款NoC总线的低功耗设计 2024年 随着集成电路技术的飞速发展,其集成度和复杂度越来越高,导致芯片功耗问题日益严重。文章提出一套兼容片上网络(Net on Chip,NoC)总线的功耗管理总线,针对不同电源域进行低功耗管理,通过电源域开关协议将电源域状态同步到事务活动,且不影响系统其他部分的操作。实验结果表明,功耗管理总线具有低成本、协议简单、兼容性好、轻量级等优势。 徐新宇 陈玉蓉 张猛华关键词:低功耗 一种DSP程序控制结构的分析 2012年 DSP程序控制是DSP指令执行控制的核心和关键。文章通过分析DSP程序控制的流程及其实现方式,详细阐述了程序控制所需的程序计数器、堆栈及程序重复计数器等关键逻辑部件工作原理及其作用。实现了一种程序控制中的加减运算逻辑,揭示了指令执行中各程序地址的加载关系,为实现DSP程序控制逻辑的设计提供了一种参考方法。 薛海卫 徐新宇 符士华关键词:数字信号处理器 程序控制 基于TDICE单元的SRAM抗SEU加固设计 2016年 双立互锁存储单元(DICE),在保持状态下是一种可靠有效的单粒子翻转(SEU)加固方法,但是,基于DICE单元的SRAM在读操作下会发生抗SEU失效.相比抗单个敏感节点翻转的效果,DICE抗多个敏感节点翻转的能力较弱.为此,在DICE结构的基础上采用读写分离机制,以解决DICE单元在读写过程中的节点翻转问题.同时,根据电阻加固原理,在DICE存储单元的节点之间增加NMOS管,即TDICE(Transistor DICE)结构,其利用晶体管隔离反馈回路中的节点间的连接,提高了SRAM的抗多节点翻转能力.Spectre仿真结果表明:基于TDICE单元的SRAM具有较强的抗单粒子翻转能力. 孙敬 陈振娇 陶建中 薛海卫 徐新宇关键词:SRAM 单粒子翻转 DICE ADC中高精度转换序列发生器的设计 被引量:2 2013年 在信号处理过程中,自然界的模拟信号首先要经过A/D转换器(ADC)变换成数字信号,送到DSP中。文章设计了一种高精度的转换序列发生器,能分别单独处理8位数据,并行后能处理16位数据。这意味着ADC每收到一个启动转换请求,模块可以自动执行多次转换。对于每一次转换,可以通过模拟多路开关选择16个可用输入通道中的任何一个。转换结束后,所选通道的转换结果被保存在相应的结果寄存器中。也可以对同一个通道采样多次,允许用户使用"过采样",其较传统的单次采样转换结果提供了更高的精度。该设计为高精度DSP的设计提供了良好的技术基础。 万清 徐新宇 薛海卫 王澧关键词:数字信号处理器 数模转换器 基于AES算法的DSP安全防护设计实现 被引量:10 2019年 针对DSP系统数据安全防护的应用需求,在不改变DSP功能的基础上提出一种基于AES算法的新安全应用机制.该机制单独集成AES解密模块,通过软件实现数据的传输控制,优化AES算法并采用解密密钥预先写入OTP(One Time Programable)的方式代替密钥扩展模块的设计,降低硬件设计的复杂度,以最优的资源实现数据的安全防护功能.为保证面积的兼容一致性,通过优化布局,将版图密度由原先的55%提升到70%,电路一次设计成功,用户使用结果表明,在100MHz工作频率下,电路的安全性能、数据处理速度及电特性参数均满足系统的应用需求. 张猛华 陈振娇 徐新宇关键词:DSP AES算法 安全防护