于泽琦
- 作品数:14 被引量:15H指数:3
- 供职机构:郑州轻工业学院计算机与通信工程学院更多>>
- 发文基金:陕西省科学技术研究发展计划项目国家自然科学基金河南省科技攻关计划更多>>
- 相关领域:电子电信一般工业技术自动化与计算机技术更多>>
- 用于数字音频D类功放的谐波失真校正方法
- 本发明公开了一种用于数字音频D类功放的谐波失真校正方法,用于解决现有谐波失真校正方法难以兼顾低计算复杂度和低谐波失真的技术问题。技术方案是首先通过对四个相邻输入采样点利用三阶拉格朗日插值法逼近输入原波形得到其近似波形函数...
- 于泽琦樊养余史龙飞袁永金吕国云
- 文献传递
- 数字音频D类功放的误差在线校正方法
- 音频D类功放相比音频A类、B类、AB类等线性功放,其电源效率大为提高,在当今能源危机愈演愈烈的情况下,音频D类功放越来越受到重视。而且音频D类功放较高的电源效率也让使用其的消费类电子产品的电池体积变小,散热装置减少,利于...
- 于泽琦
- 关键词:数字PWMSIGMA-DELTA
- 文献传递
- 一种用于数字D类功放的伪自然采样算法被引量:3
- 2014年
- 该文针对均匀采样脉冲宽度调制(UPWM)型数字D类功放,提出了一种新的伪自然采样算法以校正其在开关信号调制时产生的谐波失真。该算法融合了三阶和一阶拉格朗日插值法,并结合伪自然采样点位置判断法而形成,可在计算复杂度较低的同时,达到较好的谐波失真校正效果。该文使用FPGA搭建了一个基于该算法以及其它同类算法的开关信号调制器测试系统。测试结果表明,相比同类算法,该算法基本消除了谐波失真且硬件消耗适中,显示了更大的优越性。
- 于泽琦樊养余史龙飞吕国云
- 关键词:谐波拉格朗日插值
- 高阶多位∑-Δ调制器设计方法研究
- 2013年
- ∑-Δ调制器作为数字D类功放的一个重要模块,性能的高低直接影响着数字D类功放的总体性能。针对目前所存在的高阶多位∑-Δ调制器的噪声传递函数(NTF)设计方法对最大稳定输入幅度所产生的限制条件比较苛刻,造成所设计的NTF往往不是最优的情况,提出一种基于多变量优化理论和新的稳定性判定方案的高阶多位∑-Δ调制器NTF设计方法,并设计了一个用于数字D类功放的8阶5位∑-Δ调制器。仿真结果表明,多位∑-Δ调制器性能优于使用传统设计方法设计的∑-Δ调制器,完全满足高性能数字D类功放需求。
- 于泽琦樊养余冯晖吕国云
- 关键词:调制器数字功放
- 一种改进的数字PWM发生器非线性误差预校正方法被引量:3
- 2017年
- 针对数字D类功放中数字脉冲宽度调制(pulse width modulation,PWM)发生器本身含有的非线性,提出一种改进的数字PWM发生器非线性误差预校正方法。该方法利用∑-Δ调制器特性对原方法校正因子的计算公式进行改进,使其可在校正数字PWM发生器产生的非线性误差的同时,解决了原方法由于对∑-Δ调制器加入的校正因子能量往往过大导致积分器输出饱和甚至振荡从而造成系统性能下降的问题。在所提方法基础上设计了一个数字D类音频功放系统,实验结果表明使用该方法得到的校正因子能量远小于使用原有数字PWM发生器非线性误差预校正方法得到的校正因子能量,且基本消除了数字PWM发生器产生的非线性误差。
- 于泽琦王凤琴李祖贺樊养余
- 关键词:脉冲宽度调制
- 一种免滤波数字D类功率放大器功率级误差校正方法被引量:1
- 2019年
- 针对免滤波数字D类功率放大器功率级非线性和电源噪声产生的误差,提出了一种基于前馈电源噪声抑制(FFPSNS)和局部闭环负反馈(LCLNF)技术的免滤波数字D类功率放大器桥接负载(BTL)功率级误差校正方法。该方法通过对BTL功率级构造一阶LCLNF回路,并在反馈回路中利用FFPSNS技术引入功率级电源噪声以在校正功率级误差的同时,进一步降低功率级电源噪声对功率放大器的输出影响。仿真结果表明,当功率放大器输入为频率1 kHz、幅度-5 dB的正弦信号时,与一阶LCLNF方法相比,所提出的方法可使功率放大器输出在800 Hz和1 200 Hz处的电源互调失真(PS-IMD)分量降低约15.6 dB(功率级电源噪声为频率200 Hz,幅度-40 dB的正弦波),功率放大器输出信噪比增加约为17 dB,从而使功率放大器达到较高的性能。
- 于泽琦屈海朋陈晓雷张春洋张恩光
- 佳能电照相技术专利分析
- 2018年
- 本文以佳能电照相技术为研究对象,全面分析了佳能电照相技术的全球专利申请主要地区分布、中国发明专利申请趋势、定影的技术构成、中国专利申请类型及法律状态,以期为国内相关企业的发展提供借鉴.
- 吴永丽金梦于泽琦
- 关键词:佳能定影
- 基于FPGA的高性能D类功放控制器设计与实现被引量:7
- 2014年
- 针对高性能音频D类功放系统,基于现场可编程门阵列(field programmable gate array,FPGA)设计,实现了一个双声道均匀脉冲宽度调制(uniform pulse width modulation,UPWM)型D类功放控制器。该控制器使用由相同子滤波器抽头级联构成的半带滤波器并时分复用乘法器,以降低可配置插值滤波器的硬件资源消耗,利用sigma-delta调制器的高开环增益,通过构造一个基于查找表的误差校正模块,以较小的硬件代价来预校正控制器使用UPWM技术在信号带宽内所带来的非线性失真。测试结果表明该控制器输出信噪比可达114dB,互调失真仅为-97dB。
- 樊养余于泽琦袁永金吕国云
- 关键词:D类功放控制器现场可编程门阵列
- 用于H桥式数字D类功放的功率级电源噪声误差消除方法
- 本发明公开了一种用于H桥式数字D类功放的功率级电源噪声误差消除方法,用于解决现有H桥式数字D类功放电路复杂的技术问题。技术方案是首先对功率级电源电压进行分压降幅、模数转换和归一化处理,得到归一化的数字电源噪声信号;然后把...
- 于泽琦樊养余袁永金史龙飞吕国云
- 文献传递
- 用于数字音频D类功放的谐波失真校正方法
- 本发明公开了一种用于数字音频D类功放的谐波失真校正方法,用于解决现有谐波失真校正方法难以兼顾低计算复杂度和低谐波失真的技术问题。技术方案是首先通过对四个相邻输入采样点利用三阶拉格朗日插值法逼近输入原波形得到其近似波形函数...
- 于泽琦樊养余史龙飞袁永金吕国云