您的位置: 专家智库 > >

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇电路
  • 1篇单片
  • 1篇单片集成
  • 1篇电路功耗
  • 1篇亚微米
  • 1篇以太
  • 1篇以太网
  • 1篇噪声
  • 1篇深亚微米
  • 1篇深亚微米CM...
  • 1篇锁相
  • 1篇锁相环
  • 1篇同步数字体系
  • 1篇千兆
  • 1篇千兆以太网
  • 1篇相位
  • 1篇相位噪声
  • 1篇功耗
  • 1篇光纤
  • 1篇光纤传输

机构

  • 3篇东南大学

作者

  • 3篇鲍剑
  • 2篇王志功
  • 1篇朱恩
  • 1篇李智群
  • 1篇赵文虎
  • 1篇黎飞

传媒

  • 1篇电子工程师
  • 1篇电子与封装

年份

  • 1篇2006
  • 1篇2005
  • 1篇2004
3 条 记 录,以下是 1-3
排序方式:
2.5Gbps CMOS单片集成16:1复接器设计
随着信息技术的进步及多媒体业务的广泛应用,基于同步数字体系(SDH:Synchronous Digital Hierarchy)的光纤传输网络也获得了蓬勃发展。复接器是光纤传输系统光电接口的关键模块之一,由于工作速率很高...
鲍剑
关键词:同步数字体系光纤传输复接器锁相环相位噪声
文献传递
一种应用于深亚微米CMOS工艺的ESD保护电路被引量:4
2005年
本文研究了一种基于动态栅极悬浮技术的ESD保护电路,并根据全芯片ESD防护的要求设计了试验电路。采用TSMC 0.18μm CMOS工艺实现了试验电路,测试显示芯片的ESD失效电压达到了7kV。
鲍剑王志功李智群
关键词:ESDESD保护
0.25 μm CMOS千兆以太网发送器设计被引量:3
2004年
分析了千兆以太网体系结构,给出了符合IEEE802.3z标准中1000BASEX规范的发送器电路结构,并采用TSMC0.25μmCMOS混合信号工艺设计了符合该规范的高速复接电路和锁相环时钟倍频电路。芯片核心电路面积分别为(0.3×0.26)mm2和(0.22×0.12)mm2。工作电压2.5V时,芯片核心电路功耗分别为120mW和100mW。时钟倍频电路的10倍频输出时钟信号频率为1.25GHz,其偏离中心频率1MHz处的单边带相位噪声仅为-109.7dBc/Hz。在驱动50Ω输出负载的条件下,1.25Gbit/s的高速输出数据信号摆幅可达到410mV。
黎飞王志功赵文虎鲍剑朱恩
关键词:发送器CMOS倍频电路电路功耗TSMC千兆以太网
共1页<1>
聚类工具0