顾川
- 作品数:5 被引量:3H指数:1
- 供职机构:电子科技大学光电信息学院电子薄膜与集成器件国家重点实验室更多>>
- 相关领域:电子电信自动化与计算机技术电气工程更多>>
- 时间交织ADC多路选择采样/保持电路设计
- 数字信号处理作为混合模拟信号系统中一种优良方法,在数字通信和医疗器械中得到了广泛采用。当输入信号动态范围比较大时,系统性能通常被高精度模数转换器(ADC)所限制。时间交织ADC(TI-ADC)有效地解决了采样率的问题,不...
- 顾川
- 关键词:采样率
- 文献传递
- 基于CMOS工艺的采样开关模型与电路研究
- 本文基于超深亚微米CMOS工艺条件下对采样开关进行建模分析,针对影响采样保持电路精度和速度的最重要的三个非理想冈素导通电阻的非线性化。电荷注入效应,时钟馈通效应进行建模分析,并寻求合适的解决办法。最后根据对采样开关的建模...
- 冯朝坤顾川葛桐山于奇
- 关键词:采样开关电荷注入时钟馈通开关模型采样精度
- 文献传递
- 一种用于高速高精度ADC的电压基准源设计被引量:2
- 2010年
- 针对电压基准源对流水线结构的高速高精度ADC的性能影响进行了建模分析,提出了一种低压条件下具有低温度系数和较高电源抑制比的电压基准源电路。该电路采用简单的二阶曲率补偿技术,并加入了PSR提高电路和启动电路。同时给出了采用TSMC1.8V0.18μm标准CMOS工艺和Hspice仿真软件的仿真结果。
- 冯朝坤冯维元顾川许巧丽
- 关键词:ADC带隙基准电源抑制
- 用于时间交织ADC的高精度开环跟踪保持电路设计
- 2010年
- 给出了一种适用于时间交织模数转换器(TI-ADC)的高速、高精度前端开环跟踪/保持(T&H)电路的设计方法。该方法针对开环电路本身的线性度比较差的特点,采用自举开关设计了一种高增益、高带宽的加强型源级跟随器,从而改善了开环电路的线性度,降低了功耗,并可在400MHz的采样频率和799.8047MHz的输入信号下,获得58.7dB的无杂散动态范围(SFDR)和9.5位的有效精度以及10.56mW的低功率消耗。
- 顾川冯朝坤刘元于奇
- 关键词:自举开关
- 一种用于ADC减少插值误差的预放大器
- 2010年
- 在分析折叠内插ADC预放大电路非线性误差的基础上,设计了一种适用于折叠内插ADC的新型预放大器,有利于减少插值非线性。采用0.35μmCMOS工艺,在3.3V电源电压下进行仿真。结果表明,在0.85V到2.45V输入范围内,预放大器过零点对应的输出电压保持在2.6V,0.1%的容差范围内,建立时间为4.2ns,有利于提高插值精度。
- 刘元徐江顾川于奇许巧丽
- 关键词:预放大器A/D转换器过零点