您的位置: 专家智库 > >

王江

作品数:8 被引量:10H指数:2
供职机构:中国科学院微电子研究所更多>>
相关领域:电子电信自动化与计算机技术电气工程更多>>

文献类型

  • 5篇期刊文章
  • 2篇专利
  • 1篇学位论文

领域

  • 4篇电子电信
  • 2篇自动化与计算...
  • 1篇电气工程

主题

  • 4篇处理器
  • 3篇电路
  • 3篇快速傅立叶变...
  • 3篇傅立叶变换
  • 3篇FFT处理器
  • 2篇电路设计
  • 2篇无线
  • 2篇流水线
  • 2篇开销
  • 2篇集成电路
  • 2篇集成电路设计
  • 2篇FFT
  • 2篇并行计算
  • 2篇处理器设计
  • 2篇存储器
  • 2篇高性能
  • 1篇低电压
  • 1篇低电压低功耗
  • 1篇低功耗
  • 1篇电压

机构

  • 8篇中国科学院微...
  • 1篇北京华控技术...

作者

  • 8篇王江
  • 7篇仇玉林
  • 4篇黑勇
  • 3篇郑晓燕
  • 2篇黄秀荪
  • 1篇陈刚
  • 1篇杨旭光

传媒

  • 4篇电子器件
  • 1篇微电子学与计...

年份

  • 5篇2007
  • 3篇2006
8 条 记 录,以下是 1-8
排序方式:
基于基金会现场总线协议的接口芯片设计被引量:1
2006年
介绍了一个基于基金会现场总线协议的专用接口芯片设计。该芯片(HKFF)依据IEC61158标准的物理层及数据链路层规范设计,实现接收和发送31.25 kbit/s的数据处理,帧同步,自动地址匹配,帧检测序列产生/校验,曼彻斯特编解码等功能。为便于软件的操作,该芯片含有若干特殊寄存器。HKFF芯片设计完成后,采用TSMC0.25微米工艺一次流片成功。
王江黄秀荪仇玉林
关键词:基金会现场总线专用集成电路集成电路设计
基于存储器交织架构的高性能FFT处理器设计方法研究
王江
关键词:快速傅立叶变换寻址流水线并行计算
一种低存储器开销的固定基FFT处理器及其方法
本发明涉及无线通讯技术领域,特别是一种操作数无冲突生成的低存储器开销的固定基FFT处理器及其方法。引入8个循环移位寄存器,将存储器划分为8个存储体,8个操作数并行访问,同时对于每帧的输入计数寄存器按帧交替按照大端、小端译...
王江黑勇仇玉林
文献传递
基于无冲突地址生成的高性能FFT处理器设计被引量:2
2007年
提出一种基于存储器交织架构的FFT处理器设计方法,并且针对基-8FFT提出一种无冲突地址生成算法,数据按帧进行操作。每个存储器均划分为8个独立的存储体,通过对循环移位寄存器译码,蝶式运算单元并行无冲突读写操作数,8通道输入数据进行并行的复数乘法运算。每级运算引入完全流水,减少了运算的时钟周期开销,同时推导出局部流水线设计必须满足的不等式条件。输入、输出存储器采用乒乓操作,按帧轮换,FFT运算连续输入、输出,采样频率与系统工作频率一致,具有很好的实时性,运算精度通过块浮点得到保证。该设计方法可以扩展至基-16FFT处理器设计。
王江黑勇郑晓燕仇玉林
关键词:快速傅立叶变换
一种RISC微处理器的快速乘除法运算设计与实现被引量:3
2007年
定点尾数乘除法器是相应32位浮点运算的核心部件,针对工控应用,本文采用半定制方法完成了设计并且采用TSMC0.18微米工艺实现.乘法器采用基4Booth编码,通过对符号位、隐含位的处理减少了部分积的生成,并在Wallace树求和过程中,引入4:2压缩器,加快了求和速度.除法器采用改进的SRT算法,引入商位猜测、部分余并行计算、商位修正值选择电路.乘除法器均采用了进位保留加法器提高运算速度.后端物理实现表明,乘除法器的频率分别可到227MHz,305MHz,整体设计具有简洁、快速、计算准确的特征.
王江黄秀荪陈刚杨旭光仇玉林
关键词:乘法器除法器集成电路设计
低电压低功耗CMOS采样保持电路被引量:4
2006年
设计了一个用于流水线型模数转换器的低压采样保持电路。为降低采保电路中运放的功耗,本文采用了增益补偿的采样保持电路结构,从而用简单的低增益运放达到高精度的效果,并从运放输出建立时间的角度对其输入电流进行优化。为了提高精度,降低采样开关的电阻并减小非线性误差,设计了信号相关自举电压控制的开关。仿真结果表明在1.8V的电源电压下,达到10bit的精度和50Mbit的采样率,整个采保电路的功耗仅为2.3mW。
郑晓燕王江仇玉林
关键词:低电压低功耗采样保持
一种无线局域网专用高性能FFT处理器设计
2007年
针对基8算法提出一种无冲突地址生成方法,设计了802.11a专用FFT处理器,整体采用流水处理,实现了一种高性能FFT硬件架构,各级RAM采用乒乓操作,每个RAM均由8个独立的SRAM存储体组成,通过对循环移位寄存器译码,蝶算单元并行无冲突读写RAM操作数,8通道输入数据并行处理,每级运算所需的时钟周期大幅度降低.FFT运算连续输入、输出,数据运算精度通过块浮点得到保证.整体具有高速、高精度的特征.本文提出的无冲突地址生成方法也可以扩展至高点数FFT的应用.
王江黑勇郑晓燕仇玉林
关键词:无线局域网快速傅立叶变换并行计算流水线
一种低存储器开销的混合基FFT处理器及其方法
本发明涉及无线通讯技术领域,特别是一种通用的操作数无冲突生成的低存储器开销的混合基FFT处理器及其方法。由控制逻辑部件(1)、运算RAM存储器(2)、网络(3)、蝶算单元(4)、旋转因子复数成法单元(5)、旋转因子ROM...
王江黑勇仇玉林
文献传递
共1页<1>
聚类工具0