您的位置: 专家智库 > >

汤晓慧

作品数:2 被引量:6H指数:1
供职机构:东南大学更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 1篇期刊文章
  • 1篇学位论文

领域

  • 2篇电子电信
  • 2篇自动化与计算...

主题

  • 1篇移位器
  • 1篇嵌入式
  • 1篇嵌入式处理器
  • 1篇协处理
  • 1篇协处理器
  • 1篇控制逻辑
  • 1篇核设计
  • 1篇ORE
  • 1篇BOOTH算...
  • 1篇IP核
  • 1篇IP核设计
  • 1篇乘法器
  • 1篇处理器
  • 1篇A-C

机构

  • 2篇东南大学

作者

  • 2篇汤晓慧
  • 1篇吴建辉
  • 1篇吴艳
  • 1篇杨军

传媒

  • 1篇电子器件

年份

  • 2篇2005
2 条 记 录,以下是 1-2
排序方式:
A-CORE体系结构分析——处理器数据通路设计
随着信息技术的发展,嵌入式处理器在人们的生产生活当中的应用越来越广泛。设计出具有国内自主知识产权的32位嵌入式处理器不仅对我国的战略安全具有显著意义,同时也有利于打破国外垄断,带来丰厚的市场效益。 本文以APM...
汤晓慧
关键词:嵌入式处理器协处理器控制逻辑
文献传递
基于Booth算法的32×32乘法器IP核设计被引量:6
2005年
在Booth算法的基础上,提出了一个适用于多媒体加速单元(Multimedia Accelerator) 的乘法器IP核设计。通过增加一位符号位,本设计支持32×32无符号和有符号乘法。通过一个32×9结合2 bit Booth算法阵列乘法器循环四次加法,完成32bit乘法。前四个时钟周期,每次处理一个9bit乘法,后两个周期分别处理低32 bit和高32 bit加法。我们采用2.5 V, 0.25μm SMIC CMOS工艺,实现乘法器的设计,其中部分积求和部分和ALU单元,Hspice仿真的最大延迟分别为0.64 ns,1.51 ns。
汤晓慧杨军吴艳吴建辉
关键词:乘法器IP核BOOTH算法
共1页<1>
聚类工具0