您的位置: 专家智库 > >

时鹏飞

作品数:2 被引量:0H指数:0
供职机构:西安微电子技术研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇低功耗
  • 1篇电源
  • 1篇多核
  • 1篇多核DSP
  • 1篇芯片
  • 1篇功耗
  • 1篇仿真
  • 1篇仿真验证
  • 1篇VERILO...
  • 1篇DSP芯片
  • 1篇HDL
  • 1篇层次化

机构

  • 2篇西安微电子技...

作者

  • 2篇孙健
  • 2篇时鹏飞
  • 1篇张莎莎
  • 1篇张雪
  • 1篇冯春阳
  • 1篇蒙玲
  • 1篇张辉

传媒

  • 1篇微电子学与计...
  • 1篇计算机系统应...

年份

  • 1篇2015
  • 1篇2014
2 条 记 录,以下是 1-2
排序方式:
一种面向多核DSP芯片的低功耗验证方法
2015年
随着芯片设计进入纳米时代,芯片的规模和工作频率不断提高,尤其在工艺发展到65nm及以下时,芯片的功耗已经成为继面积和性能之后的主要影响因素之一.面对低功耗设计技术要求的不断增加,对面向低功耗设计的仿真验证也提出了更高的要求.对此全面系统地介绍了低功耗设计的相关背景、原理和不同层次的优化技术,通过对一款多核DSP芯片的低功耗验证,针对低功耗设计的各种策略,构建了基于SystemVerilog的仿真验证环境,实现了一种高效可行的低功耗仿真验证方法.
孙健时鹏飞冯春阳蒙玲张辉
关键词:多核DSP低功耗仿真验证
基于层次化事件队列的赋值操作应用
2014年
随着ASIC、SoC和FPGA在工业生产和科研工作中的广泛应用,作为硬件描述语言的Verilog HDL已成为实现集成电路设计的重要方式,而设计师对其中赋值操作的错误使用,也导致了部分设计的不正确.因此,对于Verilog HDL中赋值操作的深入了解也成为解决设计中隐藏问题的瓶颈.基于层次化事件队列,对设计中经常遇到的赋值操作问题进行了深入剖析,并结合工作实际给出了避免设计中竞争问题出现的方法.
孙健张莎莎时鹏飞张雪
关键词:VERILOGHDL
共1页<1>
聚类工具0