您的位置: 专家智库 > >

成东波

作品数:5 被引量:5H指数:2
供职机构:杭州电子科技大学电子信息学院教育部射频电路与系统重点实验室更多>>
发文基金:浙江省自然科学基金国家自然科学基金更多>>
相关领域:电子电信医药卫生更多>>

文献类型

  • 3篇期刊文章
  • 2篇学位论文

领域

  • 4篇电子电信
  • 1篇医药卫生

主题

  • 3篇电路
  • 2篇电路设计
  • 2篇全差分
  • 2篇共模
  • 2篇共模反馈
  • 2篇BJT
  • 2篇IP
  • 1篇带通
  • 1篇带通滤波
  • 1篇带通滤波器
  • 1篇运放
  • 1篇运算放大器
  • 1篇折叠式共源共...
  • 1篇双极型
  • 1篇双极型晶体管
  • 1篇全差分运放
  • 1篇全差分运算放...
  • 1篇滤波器
  • 1篇晶体管
  • 1篇馈电

机构

  • 5篇杭州电子科技...

作者

  • 5篇成东波
  • 3篇孙玲玲
  • 2篇洪慧
  • 2篇吴国峰
  • 1篇文进才
  • 1篇章少杰
  • 1篇韩健

传媒

  • 2篇微电子学
  • 1篇电子器件

年份

  • 2篇2011
  • 3篇2010
5 条 记 录,以下是 1-5
排序方式:
一种0.18μm CMOS毫米波带通滤波器的设计被引量:2
2011年
基于SMIC 0.18μm RF-CMOS工艺,设计了一种采用垂直地平面共面波导(VGPCPW)传输线的片上30 GHz带通滤波器。通过对传统CPW和VGP CPW两种不同结构传输线的理论研究,对比分析了两者的损耗、特征阻抗及隔离特性,建立了VGP CPW长度可扩展的传输线模型。使用特征阻抗为50Ω的低损耗VGP CPW传输线结构,结合VGP CPW长度可扩展模型与EM分析方法,设计了30 GHz带通滤波器。在片测试结果表明,该毫米波VGP CPW传输线滤波器模型仿真和电磁场仿真S参数曲线与测试结果比较吻合,可为毫米波集成电路滤波器设计提供借鉴。
吴国峰孙玲玲文进才成东波
关键词:毫米波CMOS带通滤波器
BJT器件建模建库及IP电路设计
集成电路制造工艺的不断进步促进了集成电路的飞速发展,器件模型是集成电路设计的基石,是联系集成电路设计和制造的桥梁。精确的器件模型对于正确地表征电路的实际性能至关重要。国内外已对双极型工艺BJT器件和BiCMOS工艺下的B...
成东波
关键词:双极型晶体管IP核设计
文献传递
一种带共模反馈电路的套筒式全差分运算放大器被引量:2
2011年
基于Chartered 0.35μm工艺,设计了一种带共模反馈电路的套筒式全差分运算放大器。该电路主要由套筒式结构的主运放、偏置电路和共模反馈电路组成。仿真结果表明,设计的电路开环增益为79.4 dB,单位增益带宽为179 MHz,相位裕度为75.5°(负载Cload=3 pF),功耗为2.31 mW。提出了一种全新的全差分运放增益测试方法,可以比较准确地测得运放的低频增益。对通过流片的电路进行测试和分析,结果与仿真指标基本接近,达到预先设计的要求。
成东波孙玲玲洪慧章少杰吴国峰
关键词:运算放大器共模反馈电路
一种采用增益增强技术的全差分运放设计和实现被引量:1
2010年
设计了一种采用增益增强技术并带有共模反馈的全差分运算放大器。该运算放大器主要由三个折叠式共源共栅结构的运放、一个偏置电路和一个共模反馈电路组成。运算放大器采用chartered0.35μmCMOS工艺实现,仿真结果表明运放开环增益为106.8dB,单位增益带宽为58MHz,相位裕度为79°(负载Cload=1pF)。对流片运放进行测试和分析,运算放大器测试指标和仿真指标基本接近,较好达到预先的设计要求。
成东波孙玲玲洪慧韩健
关键词:全差分运放共模反馈折叠式共源共栅
BJT器件建模建为及IP电路设计
成东波
文献传递网络资源链接
共1页<1>
聚类工具0