您的位置: 专家智库 > >

刘振安

作品数:33 被引量:53H指数:4
供职机构:中国科学院高能物理研究所更多>>
发文基金:国家自然科学基金中国科学院知识创新工程国家杰出青年科学基金更多>>
相关领域:电子电信自动化与计算机技术核科学技术理学更多>>

文献类型

  • 33篇中文期刊文章

领域

  • 15篇电子电信
  • 11篇自动化与计算...
  • 6篇核科学技术
  • 5篇理学
  • 1篇医药卫生

主题

  • 8篇触发
  • 5篇总线
  • 5篇VME总线
  • 5篇BESIII
  • 5篇FPGA
  • 3篇电路
  • 3篇数据传输
  • 3篇谱仪
  • 3篇光纤
  • 3篇北京谱仪
  • 3篇ROCKET...
  • 3篇BES
  • 3篇触发系统
  • 3篇串行
  • 2篇电路设计
  • 2篇电子对撞机
  • 2篇读出
  • 2篇对撞
  • 2篇对撞机
  • 2篇多通道

机构

  • 33篇中国科学院
  • 8篇中国科学院研...
  • 4篇中国科学技术...
  • 3篇湖南大学
  • 2篇中国科学院大...
  • 1篇北京大学
  • 1篇广西大学
  • 1篇广西师范大学
  • 1篇华北水利水电...
  • 1篇南开大学
  • 1篇南京师范大学
  • 1篇华中师范大学
  • 1篇辽宁大学
  • 1篇清华大学
  • 1篇山东大学
  • 1篇四川大学
  • 1篇武汉大学
  • 1篇浙江大学
  • 1篇夏威夷大学
  • 1篇河南师范大学

作者

  • 33篇刘振安
  • 20篇赵棣新
  • 13篇过雅南
  • 9篇徐昊
  • 8篇王科
  • 7篇金大鹏
  • 6篇李陆
  • 5篇王铮
  • 5篇魏书军
  • 5篇卢云鹏
  • 5篇王强
  • 4篇乔巧
  • 3篇龚文煊
  • 3篇赵京伟
  • 3篇阴泽杰
  • 3篇魏微
  • 3篇赵京周
  • 2篇王强
  • 2篇刘荣光
  • 2篇严雄波

传媒

  • 20篇核电子学与探...
  • 4篇高能物理与核...
  • 2篇核技术
  • 2篇强激光与粒子...
  • 1篇佳木斯大学学...
  • 1篇宇航计测技术
  • 1篇半导体技术
  • 1篇电子测量技术
  • 1篇光纤与电缆及...

年份

  • 1篇2016
  • 2篇2013
  • 1篇2012
  • 3篇2011
  • 3篇2010
  • 2篇2009
  • 3篇2008
  • 4篇2007
  • 6篇2006
  • 1篇2005
  • 2篇2004
  • 2篇2003
  • 1篇2002
  • 1篇1998
  • 1篇1993
33 条 记 录,以下是 1-10
排序方式:
通过τ→a_1v→π~±π~0π~0v道测量由Z^0衰变的τ的极化不对称性被引量:1
1998年
利用L3合作组1992年和1993年的数据,通过τ→a1v→π±π0π0v道测量了由Z0衰变的τ的极化不对称性A(pol)=-0.239±0.126±0.100,其中第一项误差为统计误差,第二项误差为系统误差.由此推断有效电弱混合角sin2θw=0.2197±0.0219.
刘振安陈国明陈和生唐孝威
关键词:神经网络
高精度CMOS峰值保持电路设计被引量:3
2011年
介绍了一种CMOS峰值保持电路。该电路具有精度高,输出摆幅大,驱动能力强等特点。电路具有两种工作状态:"读"状态和"写"状态。在"写"状态时,通过OTA追踪信号,将输入信号峰值存储到保持电容中。在"读"状态时,将OTA连接成单位增益放大器使用,将存储在保持电容上电压值读出。该工作过程可以有效消除放大器自身offset产生的影响,减小误差。通过仿真,该电路在输出幅度在400 mV~1.8V范围内,误差小于1%。本电路采用Chartered 0.35μm工艺。
吕继方刘振安王铮严雄波魏微
关键词:峰值保持CMOS
脉冲幅度定时甄别电路的研究被引量:6
2004年
介绍了普通脉冲幅度定时甄别电路的原理及存在的定时误差。针对BESⅢ实际工程中输入脉冲幅度信号的特点设计了一个新型的过零定时甄别电路 ,与普通定时甄别电路相比 ,时间游动定时误差大大减小 ,满足BESⅢ工程后级判选电路的要求。
易立华曾云赵棣新刘振安过雅南
关键词:电路脉冲幅度后级信号甄别
BELLEII实验高速数据接收板的设计
2012年
在高能物理实验中,随着加速器和探测器性能的提高,数据获取系统正面临着越来越大的海量数据实时可靠传输的挑战。BELLEII探测器是运行在SuperKEKB高亮度加速器上的新型探测器,其数据获取系统也面临这一难题。基于FPGA的高速数据接收模块(HSLB)作为数据获取系统的数据传输核心,采用RocketIO技术实现高速串行数据传输,满足速率3.125 Gbps的设计要求;与专用接口连接的CPLD作为控制芯片在线配置FPGA固件,提供快速硬件程序加载,高速链路共享,高速数据传输和慢控制命令传输的功能。论文详细描述了高速数据传输模块的硬件设计、在线配置FPGA的实现方案。经过测试,该模块成功实现设计目标,并已经按工程进度进行了小批量生产。
赵京周刘振安孙德晖徐昊王强
关键词:数据获取系统高速数据传输ROCKETIO
探测器束流相关本底的实验研究被引量:4
2003年
介绍了在北京正负电子对撞机上进行的束流相关本底实验研究,并与计算结果进行了比较。通过实验获得了束流相关本底的特征;并用相应的软件(TURTLE和GEANT3)对束流-气体相互作用本底进行了细致的模拟。实验和模拟结果的比较表明,现有的软件工具模拟在4倍以内是可靠的,从而为正在设计建造的新一代北京正负电子对撞机和北京谱仪的本底模拟奠定了基础。
金大鹏杨胜东赵棣新过雅南周能锋王贻芳刘振安郁忠强徐昊
关键词:北京正负电子对撞机探测器北京谱仪蒙特卡罗模拟
D介子稀有衰变研究(英文)
2006年
利用工作在北京正负电子对撞机(BEPC)上的北京谱仪(BES)收集到的33pb-1的Ψ(3770)数据,寻找D 介子味道改变中性流(FCNC)和轻子数不守恒(LNV)的稀有衰变,包括4个D0介子的衰变模式(K-0e+e-,φe+e-, ρ0e+e-和K-*0e+e-)和6个D+介子的衰变模式(K-e+e-,K+e+e-,π-e+e+,π+e+e-,K*-e+e+和K*+e+e-).没有发现信号,给出90%置信水平的上限.其中,D+介子的两个衰变模式D+→K*-e+e+和D+→K*+e+e-的上限是首次测量.
阿布里克木.麦迪娜白景芝班勇卞建国蔡啸陈海璇陈和生陈宏芳陈江川陈进陈元柏迟少鹏初元萍崔象宗戴又善邓子艳董燎原董清风杜书先杜志珍方建房双世傅成栋高翠山高原宁顾树棣顾运厅过雅南郭义庆何康林何瑁衡月昆胡海明胡涛
关键词:稀有衰变D介子
基于FPGA中FIFO误码率软硬件测试方法被引量:4
2004年
文中介绍用 FPGA中 FIFO的误码率软件和硬件测试方法,简介数据比较程序;说明硬件测试中伪随机码序列特点和生成原理,并对比较时如何使数据对应做出讨论。最后列出测试结果,比较这两种方法的优缺点。
王科刘振安赵棣新过雅南徐昊阴泽杰
关键词:FIFO误码率伪随机码线性反馈移位寄存器数字通信
BESIII触发系统MDC子系统光纤发送插件设计被引量:2
2008年
介绍了BESIII触发系统MDC子系统光纤发送插件的设计与测试。32通道的数据同步与展宽的实现由一片FPGA完成,基于RocketIO实现了1.75Gb/s波特率的串行数据光纤发送。文章给出了展宽电路和串行传输的测试结果。插件的设计达到了预期的设计目标。
卢云鹏刘振安徐昊乔巧李陆赵棣新赵京伟
关键词:展宽ROCKETIO串行传输光纤
BESIII触发系统径迹计数插件的设计与实现
2008年
本文介绍BESIII触发系统径迹计数插件的设计与实现。该插件实现128通道的径迹计数功能,并输出触发条件;插件支持VME总线的读写操作和CBLT在线数据读出;所有功能在FPGA中实现,并以流水线工作方式工作。具备通过VME总线在线加载FPGA的功能。经过测试,插件达到了预期的设计目标,并已应用到BESIII工程MDC宇宙线实验中。
李陆徐昊刘振安赵棣新魏书军赵京伟
关键词:触发
基于PC的多路定标系统的设计与实现
2008年
基于PC的多路定标系统是BESⅢ触发系统的检测及监视手段之一,由PC机、两块PCI总线定标器卡和相应的驱动及应用软件构成。该系统可以实现对64路信号的定标、实时监控和记录,并通过网络向在线系统分发相关数据。本文介绍该定标系统的硬件结构、软件设计及长期运行稳定性测试结果。
王强金大鹏刘振安赵棣新
关键词:PCILABVIEW触发
共4页<1234>
聚类工具0