您的位置: 专家智库 > >

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇仲裁器
  • 2篇总线
  • 2篇总线仲裁
  • 2篇总线仲裁器
  • 2篇芯片
  • 2篇SOC
  • 1篇电路
  • 1篇硬件
  • 1篇软硬件
  • 1篇软硬件协同
  • 1篇软硬件协同设...
  • 1篇片上总线
  • 1篇嵌入式
  • 1篇嵌入式处理器
  • 1篇嵌入式芯片
  • 1篇仲裁算法
  • 1篇协同设计
  • 1篇集成电路
  • 1篇SOC芯片
  • 1篇ARM7TD...

机构

  • 3篇东南大学

作者

  • 3篇鲍胜荣
  • 2篇钟锐
  • 1篇李建昌
  • 1篇吴旭凡
  • 1篇赵博生

传媒

  • 2篇电子工程师

年份

  • 2篇2005
  • 1篇2004
3 条 记 录,以下是 1-3
排序方式:
一款嵌入式芯片总线仲裁器的设计和评估被引量:10
2005年
针对片上系统(SoC)总线设计中仲裁机制的选取往往局限于抽象的定性分析,以一款嵌入式处理器芯片为设计平台,实现了固定优先级、轮转优先级和混合优先级的仲裁电路设计,并建立了仿真测试平台,通过仿真对总线主设备的总线占有率、最差等待响应时间进行了定量分析比较,得出了混合优先级仲裁机制较单一的固定优先级与轮转优先级仲裁机制在体现公平性与优先性上更有效的结论,对其他嵌入式系统总线的仲裁设计与改进提供了很好的参考。
鲍胜荣吴旭凡钟锐
关键词:仲裁器SOC嵌入式处理器
Garfield片上总线仲裁器的评估和设计优化
现代实时应用系统(如SOC片上系统)集成了越来越多的共享总线的设备,从而导致总线的竞争加剧。合适的仲裁调度算法可以根据系统实时性的需要对系统资源进行合理的分配,使系统性能达到最佳效果。 业界对仲裁算法的研究一直...
鲍胜荣
关键词:片上总线仲裁算法集成电路总线仲裁器
文献传递
基于ARM7TDMI的SoC芯片的FPGA验证平台设计被引量:10
2004年
针对片上系统 (SoC)开发周期较长和现场可编程门阵列 (FPGA)可重用的特点 ,设计了基于ARM7TDMI处理器核的SoC的FPGA验证平台 ,介绍了怎样利用该平台进行软硬件协同设计、IP核验证、底层硬件驱动和实时操作系统设计验证。使用该平台通过软硬件协同设计 ,能够加快SoC系统的开发。整个系统原理清晰 ,结构简单 ,扩展灵活、方便。
李建昌赵博生鲍胜荣钟锐
关键词:SOCFPGA软硬件协同设计ARM7TDMI
共1页<1>
聚类工具0