胥凌燕
- 作品数:10 被引量:10H指数:2
- 供职机构:重庆邮电大学更多>>
- 发文基金:国家高技术研究发展计划更多>>
- 相关领域:电子电信自动化与计算机技术电气工程更多>>
- 异步收发通信端口(UART)的FPGA实现被引量:4
- 2007年
- 文章介绍了一种在现场可编程门阵列(FPGA)上实现UART的方法。首先阐述了UART异步串行通信原理,然后介绍了实现UART异步串行通信的硬件接口电路及各部分硬件模块,以及用硬件描述语言Verilog来开发UART通信接口电路的FPGA实现。系统结构进行了模块化分解,使之适应自顶向下(Top-Down)的设计方法。最后给出功能仿真结果,验证了整个设计的正确性和可靠性。
- 胥凌燕
- 关键词:UARTVERILOGFPGA
- DMB-TH系统研究及解调关键技术的硬件设计实现
- 在科技日新月异的今天,世界通信与信息技术的迅猛发展将引发整个电视广播产业链的变革,数字电视是这一变革中的关键环节。清华大学在1999年原创性的提出了具有完整知识产权的DMB-T标准方案,随后和北京凌讯华业科技有限公司在原...
- 胥凌燕
- 关键词:数字电视地面传输标准信道估计
- 文献传递
- TD-SCDMA系统中III型HARQ性能仿真分析被引量:1
- 2007年
- Chase组合译码算法是一种有效可行,能够提高数据传输速率的方案。文中对不同类型的HARQ的实现方式进行了分析和研究,对TD-SCDMA模式下的混合重传请求进行了伪代码编写和仿真,结果表明Chase码合并的运用大大降低了误码率,对通信系统的性能有显著的提高。
- 胥凌燕杨昌黎申敏
- 关键词:混合自动重传请求仿真验证
- Viterbi译码蝶型算法的实现及性能分析被引量:1
- 2007年
- 研究在TD-SCDMA系统中,一种有利于软件实现的Viterbi译码蝶型算法蝶实现方法,并与MATLAB中Viterbi译码库函数进行仿真比较。根据仿真结果,分析蝶型实现方法的性能,论证它的可行性。
- 胥凌燕李定志
- 关键词:TD-SCDMA卷积码VITERBI译码
- TD-SCDMA中HARQ速率匹配的硬件实现
- 2007年
- 速率匹配单元是TD-SCDMA系统相对于其它通信系统比较独特的基带信号处理单元。文中论述了解速率匹配的过程,在此基础上进行分析说明,最后简略介绍了一种硬件设计的实现方案,并进行了优化处理。
- 胥凌燕申敏
- 关键词:硬件实现
- TD—SCDMA移动终端加密的FPGA设计
- 2006年
- 介绍了一种密钥长度为128bit,分组长度为64bit,内核为KASUMI的f9算法的数据完整性算法,并利用FPGA设计了该算法的硬件模块构成,最后进行了该算法在硬件设计上可行性的评估。由于该数据完整性算法提供了可靠的安全性和可达2Mbit/s的加密速度,使其在移动通信中有着广阔的应用前景。
- 胥凌燕申敏
- 关键词:安全性数据完整性KASUMI算法
- 下三角矩阵求逆算法的FPGA实现被引量:3
- 2007年
- 根据一般的矩阵算法中求逆的基本思想,设计了一种最大阶数可达16*16的矩阵求逆方案,然后提出了用FPGA实现其硬件电路的模块设计,最后用modlesim仿真验证了其正确性。
- 胥凌燕申敏
- 关键词:矩阵求逆FPGA
- TD-SCDMA终端CC实体一致性仿真测试
- 2007年
- CC实体是无线协议栈L3层中连接管理(CM)子层中的独立功能实体,其主要功能是对用户之间的呼叫进行控制,包括呼叫建立、呼叫释放以及呼叫重建等。本文利用SDL工具提供的TTCN测试工具在基于3GPP TS34123_1_s10条件下对移动台主叫过程进行了仿真。通过比较仿真的结果——消息序列图(MSC)与设计的MSC来分析设计的可靠性。
- 胥凌燕申敏
- 关键词:CCMOC
- TD—SCDMA中混合自动重传请求(HARQ)技术的FPGA实现
- 2007年
- 高速下行分组接入技术(HSDPA)是实现提高3G网络下行数据传输速率和移动通信系统容量最为重要的技术,而其中HARQ技术是其核心。首先介绍了3种基本类型的HARQ并对其译码算法进行了说明,接下来重点对接收端的HARQ进行了硬件模块化设计和实现,最后进行了仿真验证,证明了其可行性。
- 胥凌燕罗刚华申敏
- 关键词:混合自动重传请求FPGA实现SCDMATD数据传输速率HARQ
- WCDMA中根升余弦滤波器的FPGA实现被引量:1
- 2007年
- 本文根据奈奎斯特(Nyquist)FIR滤波器的设计原理,设计了33阶根升余弦函数FIR滤波器,并提出了用FPGA实现其硬件电路的方案,最后用Modelsim和matlab工具进行了仿真验证。
- 胥凌燕申敏
- 关键词:FPGA