您的位置: 专家智库 > >

孙承绶

作品数:26 被引量:70H指数:5
供职机构:复旦大学更多>>
发文基金:国家高技术研究发展计划上海-AM基金上海市科委重大科技攻关项目更多>>
相关领域:电子电信自动化与计算机技术自然科学总论更多>>

文献类型

  • 23篇期刊文章
  • 2篇专利
  • 1篇科技成果

领域

  • 21篇电子电信
  • 6篇自动化与计算...
  • 1篇自然科学总论

主题

  • 9篇电路
  • 4篇集成电路
  • 3篇射频
  • 3篇吞吐
  • 3篇吞吐量
  • 3篇专用集成电路
  • 3篇控制器
  • 2篇硬件
  • 2篇软硬件
  • 2篇软硬件协同
  • 2篇软硬件协同设...
  • 2篇射频电路
  • 2篇设计方法
  • 2篇随机码
  • 2篇通信
  • 2篇仲裁器
  • 2篇微电子
  • 2篇伪随机
  • 2篇伪随机码
  • 2篇协处理

机构

  • 26篇复旦大学

作者

  • 26篇孙承绶
  • 7篇来金梅
  • 5篇章倩苓
  • 3篇任俊彦
  • 3篇曾晓洋
  • 3篇周维
  • 3篇吴敏
  • 3篇周晓方
  • 3篇麻永新
  • 2篇沈泊
  • 2篇武新宇
  • 2篇程君侠
  • 2篇杜占坤
  • 2篇温涛
  • 2篇邬斌浩
  • 1篇张海清
  • 1篇杨雪飞
  • 1篇徐科
  • 1篇黄捷
  • 1篇杨青松

传媒

  • 5篇微电子学
  • 4篇半导体技术
  • 3篇复旦学报(自...
  • 2篇电子技术(上...
  • 1篇系统工程与电...
  • 1篇计算机与网络
  • 1篇电子学报
  • 1篇计算机工程
  • 1篇微电子学与计...
  • 1篇小型微型计算...
  • 1篇计算机辅助设...
  • 1篇计算机工程与...
  • 1篇固体电子学研...

年份

  • 1篇2009
  • 3篇2007
  • 3篇2006
  • 3篇2005
  • 4篇2004
  • 2篇2003
  • 1篇2002
  • 2篇2001
  • 1篇2000
  • 3篇1999
  • 1篇1997
  • 2篇1993
26 条 记 录,以下是 1-10
排序方式:
基为4的可扩展模乘运算器设计
2006年
基于基为4的Montgomery模乘算法和改进的流水线组织结构,文章提出了一种结构优化的可扩展模乘运算器结构。设计中采用了按字运算的模乘算法,使本设计具有很好的可扩展性,它可以完成任意位数的模乘运算。同时,因为模乘运算器的运算数据通路采用多级处理单元的流水线结构,所以设计时可以很方便进行配置,以达到模乘运算器硬件成本和运算性能的折衷。分析结果显示,文章提出的模乘运算器结构具有很高的效率和很好的可扩展性。
麻永新曾晓洋顾叶华孙承绶
关键词:模乘运算
适用于衰落移动信道的直接序列扩谱码的自适应截获
2001年
在移动通信中,鉴于接收信号的特性,对扩谱码的截获采用固定阈值技术难以获得满意效果。因此,我们考虑引入扩谱码自适用截获技术,这一算法是在保持虚警概率不变的情况下,基于背景功率级的评估,然后将评估值与阈值系数相乘,并将乘积结果作为判定阈值。模拟表明,对于衰落移动信道,扩谱码的截获性能相当令人满意。
沈飞孙承绶
关键词:直接序列扩谱伪随机码
FPGA芯片中边界扫描电路的设计实现被引量:3
2007年
应用在FPGA芯片中的边界扫描电路侧重于电路板级测试,兼顾芯片功能测试,同时提供JTAG下载方式。FPGA芯片的规模越来越大,引脚数目越来越多,边界扫描单元也随之相应增加。在此情况下,边界扫描电路设计时为了避免移入错误数据,对时钟偏差提出了很高的要求。同时,由于扫描链包含大量的边界扫描单元,在板级测试时,大大降低了有效测试速率。针对这两个问题,提出了对边界扫描单元的改进方式,改进后的边界扫描电路不仅可实现测试、编程功能,而且大大提高了电路抗竞争能力,保证电路正常工作。改进后的电路使边界扫描寄存器链的长度可以改变,使有效测试速率提高了20倍左右。
于薇来金梅孙承绶童家榕
关键词:现场可编程门阵列时钟偏差板级测试
USB2.0SIE的ASIC设计与实现被引量:2
2004年
简要分析了 USB 体系结构,参考 USB2.0 标准构造了 USB 设备芯片的通信模型。基于这个模型,对 USB 设备芯片的核心——串行接口引擎(SIE)进行了结构的划分和设计。所设计的SIE 在 FPGA 上通过了硬件验证。
杜占坤吴敏李铮邬斌浩孙承绶
关键词:USB设备USB2.0标准串行接口引擎通信模型硬件验证
全兼容IEEE1149.1的MIPS CPU CORE可测性设计被引量:5
2004年
提出了一种采用软硬件协同工作的方式来实现MIPSCPUCORE的可测性设计(DFT)方案。硬件全兼容IEEE1149.1(JTAG)标准,支持单步、断点(6个),内部关键寄存器的查看,并具有可扩充性;软件采用GUI编程开发,达到可视化DEBUG。本设计对于减少CPU开发的测试成本,提高开发效率,以及CPU测试DFT策略的经验积累,都有着一定的意义。
陆正毅孙承绶程君侠
关键词:可测性设计软硬件协同设计JTAG
用于高速PLL的CMOS电荷泵电路被引量:15
2005年
提出了一种应用于高速锁相环中的新型CMOS电荷泵电路.电荷泵核心部分为一带有参考电压电路的双管开关型电路,并对运放构成的反馈回路进行了改进,降低了电荷泵输出电压的抖动.电路采用chartered 0.35 μm 3.3 V CMOS工艺实现,模拟结果表明电流源输出电压在1~3 V区间变化,其输出电流基本无变化,上下电流的失配率小于0.6%,具有很高的匹配性.在3.3 V电源电压下,电荷泵输出电压的范围为0~3.1 V,具有宽摆幅和低抖动(约0.2 mV)等优点,能很好地满足高速锁相环的性能要求.
王烜来金梅孙承绶章倩苓
关键词:半导体技术电荷泵鉴频鉴相器压控振荡器
基于MOSFET PDE模型的射频电路周期稳态分析
2004年
研究了基于 MOSFET PDE模型的射频电路周期稳态分析有效算法 :通过恰当的系统解耦、松弛迭代和边值问题求解等方法避免了复杂的 PDE周期稳态分析 ,较好地解决了基于 MOSFET PDE模型的射频电路周期稳态分析的计算效率问题。采用该算法仿真典型的 C类功率放大器得到电流波形和工业界公认标准器件仿真器 MEDICI瞬态模拟得到电流波形比较 ,显示出很好的一致性。
来金梅武新宇孙承绶任俊彦章倩苓Omar Wing
关键词:MOSFETPDE射频电路电流波形
双频激励耦合PDE-AE射频系统的准周期稳态响应模拟算法研究
2003年
本文结合谐波平衡思想 ,提出在空间上离散MOSFET偏微分方程 ,建立与之相应的混合型多变量谐波平衡方程 ,扩展了谐波平衡方程的应用范围 .为了有效地完成这种复杂混合型多变量谐波平衡方程的求解 ,运用谐波平衡方程的同解变换、初始值预估以及阻尼Newton迭代算法等策略 ,使算法的收敛速度和计算性能都有大幅度提高 .以单平衡混频器为例的模拟结果进一步显示该方法不但能有效地反映出射频电路MOSFET器件的分布特性 ,且算法计算性能对频差变化不灵敏 。
武新宇来金梅孙承绶任俊彦章倩苓
关键词:射频集成电路稳态响应混频器PDE
0.35-1微米CMOS基本单元库
叶仰林章倩苓郑增钰程君侠孙承绶闵昊俞军任俊彦杨莲兴
在当代,无论是电子仪器仪表、消费类电子系统,还是通信或计算机类整机系统,其核心技术多体现在整机的专用集成电路设计水平上,国外VLSI系统集成技术发展很快,而国内与世界先进国家相比存在很大差距。为此,国家计委在1992年把...
关键词:
关键词:专用集成电路
降低射频电路串扰噪声的布线方法被引量:3
2002年
研究并解决了无障碍多层无网格射频电路的布线问题,主要包括三个部分:设计规则、串扰噪声限制和布线方法。首先通过设计规则计算连线参数,运用RLC模型估算串扰噪声,然后,按照需要连接的实节点个数进行归类并提出相应的布线算法。实验结果表明,该布线方法可有效地降低射频电路的串扰噪声。
黄迟孙承绶来金梅
关键词:射频电路串扰噪声RLC模型布线
共3页<123>
聚类工具0