您的位置: 专家智库 > >

周小果

作品数:3 被引量:2H指数:1
供职机构:长沙理工大学更多>>
发文基金:长沙市科技计划项目更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇加密
  • 1篇电路
  • 1篇端点
  • 1篇端点检测
  • 1篇硬件
  • 1篇硬件仿真
  • 1篇语音
  • 1篇语音端点检测
  • 1篇嵌入式
  • 1篇嵌入式系统
  • 1篇专用集成电路
  • 1篇密码
  • 1篇基于FPGA
  • 1篇集成电路
  • 1篇加密标准
  • 1篇加密芯片
  • 1篇核设计
  • 1篇仿真
  • 1篇分组密码
  • 1篇高级加密标准

机构

  • 3篇长沙理工大学

作者

  • 3篇周小果
  • 2篇唐立军
  • 2篇谢新辉
  • 2篇宋海吒

传媒

  • 2篇微型机与应用

年份

  • 3篇2010
3 条 记 录,以下是 1-3
排序方式:
可配置AES加密芯片研究与设计
近年来企业和个人大量使用基于嵌入式技术的信息产品进行信息处理,数据安全问题日益突出。现有一些应用中的加密解决方式还不尽如人意,主要体现在成本及体积上难于满足嵌入式系统解决方案的要求。通过设计、使用高级加密标准专用集成电路...
周小果
关键词:分组密码专用集成电路高级加密标准RIJNDAEL算法硬件仿真
文献传递
基于FPGA的语音端点检测
2010年
针对满足语音端点检测的实时性要求,设计了一种基于FPGA的语音端点检测系统。介绍了语音端点检测的整个过程和一种改进的基于能量的端点检测算法,以及如何用FPGA实现该算法。设计中运用DSP Builder工具,移位法、查表法和有限状态机法,简化了硬件设计的同时也提高了运算速度。实验结果分析表明,此系统能准确地判断语音信号的起点和终点。
宋海吒唐立军谢新辉周小果
关键词:端点检测FPGADSPBUILDER
适用于嵌入式系统的AES加密IP核设计被引量:2
2010年
介绍了AES加密标准的Rijndael实现方法,设计了一种适合应用于嵌入式系统32位数据界面时序紧凑的AES加密IP核。该IP核能以较低的资源消耗实现在低端FPGA上速度为256Mb/s的AES加密,且可将数据位宽扩展为64位或128位等,满足多种数据位宽应用的要求。该设计是一种低成本高性能的AES加密实现方法。
周小果唐立军谢新辉宋海吒
关键词:AES加密嵌入式系统IP核设计
共1页<1>
聚类工具0