您的位置: 专家智库 > >

刘华平

作品数:16 被引量:8H指数:2
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 9篇专利
  • 3篇期刊文章
  • 2篇科技成果
  • 1篇学位论文
  • 1篇会议论文

领域

  • 7篇自动化与计算...

主题

  • 11篇处理器
  • 9篇微处理器
  • 8篇体系结构
  • 8篇微处理器体系...
  • 8篇处理器体系结...
  • 7篇低功耗
  • 7篇降低功耗
  • 7篇功耗
  • 5篇SRT
  • 4篇电路
  • 4篇余数
  • 3篇SRT算法
  • 2篇队列
  • 2篇流水线
  • 2篇寄存器
  • 2篇存储器
  • 2篇高性能
  • 1篇失效率
  • 1篇时延
  • 1篇通用CPU

机构

  • 16篇中国科学院

作者

  • 16篇刘华平
  • 14篇胡伟武
  • 2篇张福新
  • 2篇李华伟
  • 2篇范宝峡
  • 2篇钟石强
  • 2篇王海洋
  • 2篇王剑
  • 2篇范东睿
  • 2篇刘国华
  • 2篇周旭
  • 2篇张志敏
  • 2篇赵继业
  • 2篇冯雷
  • 2篇李晓维
  • 2篇王卓昊
  • 2篇郑保建
  • 2篇葛亮
  • 2篇唐志敏
  • 2篇李祖松

传媒

  • 2篇科技开发动态
  • 1篇计算机研究与...
  • 1篇中国科学院计...

年份

  • 1篇2008
  • 1篇2007
  • 2篇2006
  • 6篇2004
  • 3篇2003
  • 2篇2002
  • 1篇2001
16 条 记 录,以下是 1-10
排序方式:
能使SRT算法实现的定点除法部件减少循环次数的方法
本发明涉及微处理器体系结构技术领域,为当代微处理器加快定点除法部件的计算速度同时降低该部件功耗提供了一种新型的处理方法。本发明的能使SRT算法实现的定点除法部件减少循环次数的处理方法,在开始定点除法循环计算之前,根据参加...
刘华平齐子初胡伟武
文献传递
指令流水线中实现访存精确例外的处理方法
一种指令流水线中实现访存精确例外的处理方法,包括步骤:当确认存数指令前面的指令不会发生例外后;操作队列向访存队列发出允许存储的有效信号;访存队列在存数信号有效时执行。在本发明基于的流水线中,和其它大部分处理器一样,指令有...
胡伟武刘华平
文献传递
一种减少SRT-4 除法和开根部件循环次数的方法及电路
本发明涉及微处理器体系结构技术领域,为当代微处理器加快除法和开根部件的计算速度同时降低该部件功耗提供了一种新型的处理方法。该方法是专门针对使用SRT-4算法的除法和开根部件。执行循环计算过程中,如果发现本次循环得到的两位...
刘华平胡伟武
文献传递
指令流水线中实现访存精确例外的处理方法
一种指令流水线中实现访存精确例外的处理方法,包括步骤:当确认存数指令前面的指令不会发生例外后;操作队列向访存队列发出允许存储的有效信号;访存队列在存数信号有效时执行。在本发明基于的流水线中,和其它大部分处理器一样,指令有...
胡伟武刘华平
文献传递
一种减少SRT-4 除法和开根部件循环次数的方法及电路
本发明涉及微处理器体系结构技术领域,为当代微处理器加快除法和开根部件的计算速度同时降低该部件功耗提供了一种新型的处理方法。该方法是专门针对使用SRT-4算法的除法和开根部件。执行循环计算过程中,如果发现本次循环得到的两位...
刘华平胡伟武
文献传递
一种浮点除法部件中提前终止循环计算的方法及电路
本发明涉及微处理器体系结构技术领域,为当代微处理器加快浮点除法部件的计算速度同时降低该部件功耗提供了一种新型的处理方法。该方法对使用SRT算法的浮点除法部件来说,在执行浮点除法循环计算过程中,如果发现部分余数为零,则立即...
刘华平胡伟武
文献传递
一种定点除法部件中提前终止循环计算的方法
本发明涉及微处理器体系结构技术领域,为当代微处理器加快定点除法部件的计算速度同时降低该部件功耗提供了一种新型的处理方法。该方法对使用SRT算法的定点除法部件来说,在执行定点除法循环计算过程中,如果发现部分余数为零,则立即...
刘华平胡伟武
文献传递
GODSON CPU设计与验证系统
唐志敏胡伟武张志敏王剑许彤赵继业范宝峡郑保建钟石强王海霞周旭王海洋冯雷刘华平葛亮张福新王卓昊李祖松范东睿李晓维李华伟刘国华吴少刚胡明昌
该项目研制出我国第一个高性能通用CPU Godson,在通用CPU设计技术方面达到国内领先水平,在动态流水线的具体实现技术和CPU硬件对系统安全性的支持方面,有重要创新,达到了国际先进水平。 Godson CPU含600...
关键词:
关键词:CPU
一种减小SRT浮点算法时延的优化方法被引量:3
2003年
基于传统SRT除法算法的实现,提出了一种并行度更大的优化方法,即让传统SRT结构中组成商选择的相对独立两部分(包括计算选择函数表输入值和查找选择函数表)并行执行,从而缩短整体设计的时延.针对SRT算法基数为4,基数为8,基数为16的不同情况,使用Verilog硬件描述语言分别设计传统结构和相应的优化结构,然后通过DesignCompiler综合工具(采用.18标准单元库)得出时延和面积.实验结果表明,对于基数4的SRT算法,优化结构比传统结构时延大约能减小13.30%(减小的时延大约0.27ns),面积增加了5.02%;对于基数8的SRT算法,时延大约能减小22.31%(减小的时延大约为0.54ns),面积增加了31.94%;而对于基数16的SRT算法.时延大约能减小12.41%(减小的时延大约为0.33ns),但面积增加了259.59%.
刘华平胡伟武
关键词:SRT
定点除法部件中提前终止循环计算的方法
2004年
刘华平胡伟武
关键词:微处理器体系结构SRT算法
共2页<12>
聚类工具0