齐树波 作品数:39 被引量:24 H指数:3 供职机构: 国防科学技术大学计算机学院 更多>> 发文基金: 国家自然科学基金 国家高技术研究发展计划 国家教育部博士点基金 更多>> 相关领域: 自动化与计算机技术 电子电信 更多>>
流体系结构模拟器的优化设计 本文针对基于X处理器的流体系结构模拟器进行了优化设计,主要是对该模拟器的核级进行加速,并在此基础上添加了核级和流级的多个观察点,对流体系结构的研究起到了明显的作用。 闫晓峰 赵天磊 齐树波 邢座程关键词:流体系结构 模拟器 优化设计 文献传递 面向流应用的片内存储器 本发明公开了一种面向流应用的片内存储器,它包括单端口SRAM存储器、描述符寄存器文件、一个或一个以上的数据缓冲器和存储器访问流水线,所述描述符寄存器文件由多个相同结构的寄存器组成,用来描述流数据在单端口SRAM存储器中的... 陈海燕 衣晓飞 蒋江 杨学军 张民选 邢座程 张明 穆长富 阳柳 曾献君 马驰远 李勇 高军 李晋文 倪晓强 唐遇星 张承义 齐树波文献传递 基于双缓冲结构的流缓冲器 本发明公开了一种基于双缓冲结构的流缓冲器,它包括0号半缓冲器、1号半缓冲器和流缓冲器控制器,所述0号缓冲器和1号缓冲器是两个具有相同容量的存储结构,其大小与流寄存器文件的一个块的大小一样,用于存储客户要从流寄存器文件读出... 衣晓飞 陈海燕 蒋江 杨学军 张民选 邢座程 张明 穆长富 阳柳 曾献君 马驰远 李勇 高军 李晋文 倪晓强 唐遇星 张承义 齐树波文献传递 面向无缓冲片上网络的容错偏转路由方法及装置 本发明公开了一种面向无缓冲片上网络的容错偏转路由方法及装置,方法步骤如下:1)将相邻路由器通过可配置双向传输链路相连;2)在发送数据包前进行编码、在接收数据包后进行解码,解码发生指定错误跳转下一步;3)暂停错误链路并对链... 李晋文 冯超超 张民选 徐炜遐 肖立权 蒋句平 曹跃胜 胡军 齐树波 罗煜峰 陈旭 李元山文献传递 面向片上网络的多播吞吐率和能量模型 2011年 片上网络逐渐成为片上众核中非常有前景的互连方式。基于目录的cache一致性协议的维护需要片上互连网络高效的支持多播。在借鉴单播的网络吞吐率模型基础上,建立了面向多播的网络吞吐率模型和体系结构级的能量模型。相对于传统的多播路由算法,负载平衡维序路由算法(BDoR)和最小路径维序路由算法(MPDoR)通过平衡X和Y两个方向上的网络负载,从而能够获得较大的网络吞吐率。基于功能模拟器的模拟结果显示:在4×4的Mesh网络中,随机广播通信下,MPDoR算法的网络吞吐率是XY多播路由算法的1.6倍;网络输出加速比为2时,网络才能够进入饱和状态;MPDoR算法下网络消耗能量与OPT算法相当。 齐树波 蒋江 李晋文 张民选关键词:片上网络 多播 路由算法 一种面向片上互连的自适应通道双缓冲延迟模型 2012年 随着集成电路工艺的等比例缩小,互连线延迟相对门延迟增加,导致报文在片上网络路由器之间的传输需要多个时钟周期。但是,在基于信用点流控策略中,物理链路中的寄存器在发生拥塞时不能够缓冲报文。因此,本文提出了一种自适应的通道双缓冲结构,能够在发生拥塞时缓冲报文。通过门级电路的设计和分析,根据逻辑努力方法建立了CDB的延迟模型。延迟模型的准确性利用Synopsys时序分析工具Prime Time在TSMC的65nm工艺库下被验证,两者相差不超过一个τ4。结果表明,在32nm工艺下,1mm长的半全局互连线通道双缓冲(CDB)和简单流水线(SPLS)所需要的级数相同。 齐树波 李晋文 乐大珩 赵天磊 张民选关键词:片上网络 存储密集流应用感知的多核共享Cache划分机制 片上末级Cache (Last Level Cache,LLC)的管理是片上多核(Chip Multi-Processors,CMP)处理器的关键问题.为充分利用Cache资源,大部分研究将LLC组织为共享结构.Cach... 贾小敏 齐树波 谢胡 赵天磊 张民选关键词:CACHE划分 面向片上网络的多播吞吐率和能量模型 片上网络逐渐成为片上众核中非常有前景的互连方式。基于目录的Cache一致性协议的维护需要片上互连网络高效的支持多播。在借鉴单播的网络吞吐率模型基础上,建立了面向多播的网络吞吐率模型和体系结构级的能量模型。相对于传统的多播... 齐树波 蒋江 李晋文 张民选关键词:片上网络 多播 路由算法 文献传递 一种针对流处理器的指令控制方法 本发明公开了一种针对流处理器的指令控制方法,将指令控制分成流级程序和核级程序,流级程序负责数据在计算核心和片外存储器之间的调度,核级程序完成对数据的运算,其步骤为:(1)初始化核级程序的标量数据;(2)为核级程序准备向量... 张民选 邢座程 蒋江 杨学军 齐树波 阳柳 曾献君 马驰远 李勇 陈海燕 高军 李晋文 衣晓飞 张明 穆长富 倪晓强 唐遇星 张承义文献传递 一种基于寄存器翻转时刻随机化的抗DPA攻击技术 被引量:4 2012年 在密码算法电路中寄存器翻转时刻随机化对芯片抗DPA(differential power analysis)攻击能力有很大影响,因此提出了一种基于寄存器翻转时刻随机化的抗DPA攻击技术,其核心是利用不同频率时钟相位差的变化实现电路中关键寄存器翻转时刻的随机变化.针对跨时钟域的数据和控制信号,提出了需要满足的时序约束条件的计算方法,同时还分析了不同时钟频率对寄存器翻转时刻随机化程度的影响.以AES密码算法协处理器为例,实现了所提出的寄存器翻转时刻随机化技术,通过实验模拟的方法验证了理论分析的正确性.实验结果显示,在合理选择电路工作时钟频率的情况下,所提出的技术能够有效提高密码算法电路的抗DPA攻击性能. 乐大珩 齐树波 李少青 张民选关键词:高级加密标准 防护技术 随机化 多时钟域