您的位置: 专家智库 > >

蔡炜

作品数:8 被引量:18H指数:3
供职机构:中国科学院声学研究所更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 8篇中文期刊文章

领域

  • 5篇自动化与计算...
  • 3篇电子电信

主题

  • 3篇RAPIDI...
  • 2篇信号
  • 2篇信号处理
  • 2篇遗传算法
  • 2篇服务质量
  • 2篇并行处理
  • 2篇处理器
  • 1篇多处理器
  • 1篇多目标优化
  • 1篇多通道
  • 1篇数字下变频
  • 1篇双核
  • 1篇双核处理器
  • 1篇嵌入式
  • 1篇嵌入式LIN...
  • 1篇嵌入式LIN...
  • 1篇总线
  • 1篇网络
  • 1篇网络QOS
  • 1篇系统开发

机构

  • 8篇中国科学院
  • 1篇中国科学院研...

作者

  • 8篇蔡炜
  • 5篇蔡惠智
  • 5篇冀映辉
  • 3篇张建东
  • 2篇孔超
  • 1篇蔡慧智
  • 1篇师芳芳
  • 1篇王长清

传媒

  • 2篇微计算机应用
  • 1篇应用声学
  • 1篇计算机应用
  • 1篇计算机系统应...
  • 1篇计算机工程与...
  • 1篇微计算机信息
  • 1篇计算机科学

年份

  • 4篇2011
  • 4篇2010
8 条 记 录,以下是 1-8
排序方式:
Rapidio网络QoS多目标优化被引量:3
2010年
针对现有Rapidio网络路由管理策略的缺点,提出了一种基于改进的遗传算法的优化策略。通过改进的路由分配策略以及对传统遗传算法编码、交叉和变异等方面的改进,明显提高了Rapidio网络服务质量(QoS)诸项指标;同时相对于传统遗传算法,改进的遗传算法拥有更快的收敛速度。该算法适用于基于Rapidio网络的嵌入式应用,具有较强的工程实用价值。
蔡炜张建东蔡惠智
关键词:遗传算法服务质量
Rapidio网络路由分配策略的优化和改进被引量:3
2011年
针对Rapidio网络路由分配优化策略的缺失,提出一种基于遗传算法的路由优化策略,通过简化的基因编码和估价函数,该算法有效提高了Rapidio网络的延时和网络拥塞等QoS性能指标,算法具有较强的工程实用价值。
蔡炜张建东蔡惠智
关键词:遗传算法服务质量
基于RDMA的RapidIO用户态通信接口实现
2010年
作为一款高性能的嵌入式互联协议,RapidIO支持RDMA操作以获得高性能。目前,针对RapidIO通信接口只有以太网模拟器,这种实现机制限制了RapidIO通信性能的发挥。参考国内外基于RDMA的通信协议实现方法,并结合RapidIO互联协议的特点,提出了一套基于RDMA技术的RapidIO用户态通信接口实现方法。在此基础上,验证了通信接口的性能并对实现方案进行了多种优化。经比较,实现的RapidIO通信接口数据吞吐量是目前所有已知的RapidIO通信接口中最高的。
冀映辉张建东蔡炜蔡惠智
关键词:RAPIDIO
基于PowerPC双核处理器嵌入式Linux系统开发被引量:2
2010年
针对我们自己开发的基于PowerPC双核处理器MPC8641D的信号处理与存储板,阐述了嵌入式Linux系统软件开发,主要包括交叉开发环境建立、U-BOOT移植、内核裁减与移植以及根文件系统定制,并对Serial Rapid IO驱动程序,进行了简要的说明。
王长清蔡炜蔡惠智
关键词:嵌入式LINUX系统POWERPCU-BOOT
TIPC透明进程间通信协议研究和应用被引量:5
2010年
针对雷达、声呐领域高性能信号处理平台的研发需求,提出并实现了在并行信号处理机系统中利用TIPC透明进程间通信协议实现通信接口的方法。分析了TIPC相比其它通信协议的优点,阐述了TIPC的基本实现原理,对TIPC的实现难点和重点进行了详细讨论,将TIPC和TCP传输协议的通信性能进行了实际测试比较。最后,提出了基于TIPC增强并行信号处理系统通信可靠性的方法。
冀映辉蔡炜蔡惠智
关键词:进程间通信传输媒介流量控制
多处理器信号处理平台系统软件设计与实现
2011年
研究了多处理器并行处理机的系统架构,针对三种不同构架的CPU,基于模块化和可重构的原则提出了不同的系统软件架构和实现方案,最后在已有硬件和前期平台软件的基础上,运用文中所提出的系统软件架构方案实现了一个雷达系统的演示,验证了系统软件架构方案的可行性和实用性。
蔡炜冀映辉孔超蔡惠智
关键词:多处理器并行处理机RAPIDIO
超声相控阵控制、采集与全并行处理系统设计被引量:5
2011年
针对超声相控阵检测系统工作环境较为恶劣、延时发射电路复杂、多路信号的采集难以单板实现以及多路信号处理实时性差等问题,提出了一种基于CPCI总线和FPGA的超声相控阵控制、采集与全并行处理系统的设计。本设计采用CPCI总线架构,可以在高尘、高冲击负荷等恶劣环境下工作,采用带高速串行LVDS接口的ADS445与XC5VSX95T相组合的方式来实现单板16路信号的高速信号采集和全并行处理,采用XC5VSX95T中的高速计数器来实现2ns的高精度延时发射,还提供了功能强大的主控软件便于用户操作。分析结果表明,多路AD+FPGA的硬件结构特别适合相控阵系统。实测结果表明,本系统可以较好地对钢管的缺陷进行实时检测和A扫与B扫成像。
孔超冀映辉蔡炜谢时根师芳芳陈铭蔡慧智
关键词:CPCI总线FPGA超声相控阵AD并行信号处理
一种高速多通道A/D幅相一致性修正的实现方法被引量:2
2011年
相控阵雷达系统中多个A/D通道之间幅度、相位特性存在的不可避免的差异,降低了后续雷达数字信号处理使用数据源的精确度,从而影响了雷达系统的分辨率。针对这一问题,作者提出了一种自适应修正多A/D通道之间幅相不一致性的方法。实验证明该方法实现简单、修正结果较好、有较强的工程应用价值。
冀映辉蔡炜陈铭
关键词:相控阵雷达数字下变频
共1页<1>
聚类工具0