您的位置: 专家智库 > >

李兆国

作品数:5 被引量:3H指数:1
供职机构:华南理工大学电子与信息学院更多>>
发文基金:广东省高等教育教学改革项目国家自然科学基金广东省工业攻关项目更多>>
相关领域:自动化与计算机技术电气工程电子电信更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 4篇自动化与计算...
  • 2篇电气工程
  • 1篇电子电信

主题

  • 2篇高速串行
  • 2篇ΜCLINU...
  • 2篇NIO
  • 2篇IP设计
  • 1篇信号
  • 1篇信号发生
  • 1篇信号发生器
  • 1篇阵列
  • 1篇直接数字频率
  • 1篇直接数字频率...
  • 1篇软件设计
  • 1篇数字频率合成
  • 1篇片上可编程系...
  • 1篇频谱
  • 1篇频谱分析
  • 1篇状态机
  • 1篇自定义
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇门阵列

机构

  • 4篇东莞理工学院
  • 4篇华南理工大学

作者

  • 5篇李兆国
  • 4篇宋跃
  • 2篇雷瑞庭
  • 1篇余炽业
  • 1篇许浩
  • 1篇谭爱群

传媒

  • 2篇计算机与数字...
  • 1篇东莞理工学院...
  • 1篇实验室研究与...

年份

  • 3篇2010
  • 2篇2009
5 条 记 录,以下是 1-5
排序方式:
SOPC&μClinux下数字频谱分析系统的软件设计
2010年
设计了一种实时频谱分析系统,该系统以ALTERA公司型号EP2C35的FPGA作为系统数据处理的核心,嵌入Nios2软核处理器,进行数据采集并完成快速傅里叶变换(FFT),实现数据的分析与显示。实验表明此方法的有效性且效果良好。文章重点介绍了频谱分析系统的软件结构。
李兆国宋跃
关键词:频谱分析软件设计ΜCLINUXSOPC
Niosll-IP下自定义高速串行接口的设计与实现
2010年
介绍了NiosII处理器的外设IP的设计方法,并详细介绍了用于多片FPGA间的命令、数据传输的自定义高速串行接口IP设计、验证和测试方法。该设计使用VerilogHDL语言完成硬件逻辑部分设计,对主从串行模块进行了详尽的协议设计,并编写了相关的驱动程序。实验表明该IP可被无缝整合到各种形式的SOPC嵌入式系统中。
雷瑞庭宋跃李兆国
关键词:NIOSIIIP设计FPGA/SOPCVERILOG
DDS信号发生器的SOPC实现与软件设计
论文研究了利用SOPC技术开发DDS信号发生器的方法,主要讨论了信号发生器中DDS模块在FPGA中的设计实现以及基于Nios-Ⅱ软核处理器的控制系统的开发。 DDS模块是信号发生器的核心部分,包括相位累加器、波形存储器和...
李兆国
关键词:直接数字频率合成片上可编程系统ΜCLINUX信号发生器
文献传递
基于NiosⅡ的NAND Flash控制器IP设计
2009年
文章介绍一种基于NiosⅡ处理器的NAND Flash控制器的设计思路和设计方法。着重介绍NAND Flash控制器的状态机和驱动程序的设计。该NAND Flash控制器IP已在集成测试仪器的SOPC系统中稳定应用。
雷瑞庭宋跃余炽业李兆国
关键词:IP设计状态机
多FPGA系统中自定义高速串行数据接口设计被引量:3
2009年
为方便多FPGA系统中主从FPGA之间的命令与数据传输,节省连接的引脚数量,设计了一种基于FPGA的自定义高速串行数据传输模块。对主从串行模块进行了详尽的协议设计,得出了串行传输时序设计图,编写了verilog硬件代码并仿真通过硬件实测在25 MHz工作正常。该设计作为一个IP软核,略作修改后,可以被无缝整合到各种形式的嵌入式系统中。
李兆国宋跃谭爱群许浩
关键词:现场可编程门阵列IP核
共1页<1>
聚类工具0