您的位置: 专家智库 > >

叶国敬

作品数:4 被引量:9H指数:2
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文

领域

  • 4篇电子电信

主题

  • 3篇时钟
  • 2篇电路
  • 2篇时钟数据恢复
  • 2篇数据恢复电路
  • 2篇鉴频
  • 2篇鉴频器
  • 2篇高速时钟
  • 1篇低功耗
  • 1篇低中频
  • 1篇新型结构
  • 1篇噪声
  • 1篇窄带
  • 1篇振荡器
  • 1篇射频接收
  • 1篇射频接收机
  • 1篇时钟发生器
  • 1篇数据通信
  • 1篇锁相
  • 1篇锁相环
  • 1篇通信

机构

  • 4篇复旦大学

作者

  • 4篇叶国敬
  • 3篇洪志良
  • 3篇郭淦
  • 3篇孙曼

传媒

  • 1篇复旦学报(自...
  • 1篇电路与系统学...
  • 1篇固体电子学研...

年份

  • 3篇2007
  • 1篇2006
4 条 记 录,以下是 1-4
排序方式:
2-GHz CMOS锁相环时钟发生器研究与设计被引量:2
2007年
采用包含预充电通路,自适应偏置的压控振荡器,设计了一种2-GHz锁相环时钟发生器,并用0.18μm混合信号CMOS工艺实现。分析了环路参数对锁相环输出噪声影响,并对环路参数进行优化。1.8V电源电压下2GHz时钟的rms抖动,peak-peak抖动的测试结果分别为7.27ps,37.5ps,功耗为42mW。
孙曼叶国敬郭淦洪志良
关键词:锁相环相位噪声
一种新型结构的高速时钟数据恢复电路被引量:6
2006年
针对高速(Gb/s)串行数据通信应用,提出了一种混合结构的高速时钟数据恢复电路.该电路结构结合鉴频器和半速率二进制鉴相器,实现了频率锁定环路和相位恢复环路的同时工作.电路采用1.8 V,0.18μmCMOS工艺流片验证,面积约0.5 mm2,测试结果显示在2 Gb/s伪随机数序列输入情况下,电路能正确恢复出时钟和数据,核心功耗约为53.6 mW,输出驱动电路功耗约64.5 mW,恢复出的时钟抖动峰峰值为45 ps,均方根抖动为9.636 ps.
叶国敬孙曼郭淦洪志良
关键词:串行数据通信时钟数据恢复鉴频器
适用于短距离器件的窄带低功耗射频接收机的研究
在手机、无线局域网、蓝牙等无线产品不断渗透到人们日常生活的时代里,短距离无线器件(SRD,Short Range Devices)由于它在低功耗,窄带宽以及所占用的无需许可的ISM(Industry,Science an...
叶国敬
关键词:CMOS射频接收机窄带低功耗低中频
文献传递
一种新型的高速时钟数据恢复电路的设计和验证被引量:1
2007年
针对高速(Gbit/s)串行数据通信应用,提出了一种混合结构的高速时钟数据恢复电路。该电路结构结合鉴频器和半速率二进制鉴相器,实现了频率锁定环路和相位恢复环路的同时工作。和传统的双环路结构相比,在功耗和面积可比拟的前提下,该结构系统的复杂度低、响应速度快。电路采用1.8 V,0.18μm CMOS工艺流片验证,测试结果显示在2 Gbit/s伪随机数序列输入情况下,电路能正确恢复出时钟和数据。芯片面积约0.5 mm^2,时钟数据恢复部分功耗为53.6 mW,输出驱动电路功耗约64.5 mW,恢复出的时钟抖动峰峰值为45 ps,均方根抖动为9.636 ps。
叶国敬孙曼郭淦洪志良
关键词:模拟集成电路时钟数据恢复鉴频器非归零码
共1页<1>
聚类工具0