您的位置: 专家智库 > >

郭斌林

作品数:8 被引量:9H指数:2
供职机构:复旦大学更多>>
发文基金:国家教育部博士点基金国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇专利
  • 3篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 1篇自动化与计算...

主题

  • 5篇阵列
  • 4篇电路
  • 4篇数据通路
  • 4篇编程
  • 3篇电路设计
  • 3篇数模
  • 3篇逻辑单元
  • 3篇可编程逻辑
  • 2篇电子电路
  • 2篇电子电路设计
  • 2篇阵列扩展
  • 2篇数据运算
  • 2篇数字阵列
  • 2篇资源组织
  • 2篇子电路
  • 2篇FPGA
  • 2篇层次式
  • 1篇数模混合
  • 1篇片上系统
  • 1篇现场可编程

机构

  • 8篇复旦大学

作者

  • 8篇郭斌林
  • 7篇童家榕
  • 2篇马晓骏
  • 2篇汪宇
  • 2篇曾璇

传媒

  • 1篇电子学报
  • 1篇计算机学报
  • 1篇微电子学

年份

  • 1篇2007
  • 1篇2006
  • 2篇2004
  • 1篇2003
  • 2篇2002
  • 1篇2001
8 条 记 录,以下是 1-8
排序方式:
可编程数模混合器件结构
本发明属电子电路设计技术领域,具体为一种可编程数模混合器件(FPMA)结构。它由可编程数字阵列、可编程模拟阵列、A/D以及D/A转换器、可编程数字和模拟I/O接口经电路连接组成。其中,数字阵列逻辑单元数为n×m个(2≤m...
童家榕曾璇郭斌林汪宇
文献传递
可编程逻辑器件结构
本发明为一种适于数据通路应用的可编程逻辑器件(FDP),由可编程逻辑单元(LC)阵列组成,通过层次式的可编程连线资源组织成为层次式结构。其中,将m×n个(16≥m,n≥2)LC组成可编程宏单元(MC),以利于实现多位的数...
童家榕郭斌林马晓骏
文献传递
现场可编程数模混合阵列研究
该文提出了一种现场可编程数模混合阵列FPMA(Field Programmable Analog-Digital Mixed Array)结构,在对该结构进行电路设计、分析模拟的基础上进行芯片设计.该FPMA芯片采用标准...
郭斌林
关键词:可编程门阵列可编程片上系统开关电容开关电流
文献传递
可编程逻辑器件结构
本发明为一种适于数据通路应用的可编程逻辑器件(FDP),由可编程逻辑单元(LC)阵列组成,通过层次式的可编程连线资源组织成为层次式结构。其中,将m×n个(16≥m,n≥2)LC组成可编程宏单元(MC),以利于实现多位的数...
童家榕郭斌林马晓骏
文献传递
可编程数模混合器
本发明属电子电路设计技术领域,具体为一种可编程数模混合器。它由可编程数字阵列、可编程模拟阵列、A/D以及D/A转换器、可编程数字和模拟输入/输出接口经电路连接组成。其中,数字阵列逻辑单元数为n×m个(2≤m,n≤100)...
童家榕曾璇郭斌林汪宇
文献传递
一种基于扩展查询表的可编程逻辑单元被引量:7
2003年
 通过把 3输入查询表 ,展开为 7输入扩展查询表 ,提出了一种基于扩展查询表的可编程逻辑单元新结构 .通过对扩展查询表进行功能扩展和优化 ,并加入专用快速进位链、专用级联链等功能 ,使得该结构不仅可实现任意3输入 ,部分 4~ 7输入函数 ,而且也能实现快速的算术及高扇入的逻辑 .整个单元组合部分的元件开销小于一个 4输入的查询表 .与相关商用FPGA单元结构进行的比较表明 ,该文提出的单元结构不仅占用的芯片面积较小 ,而且在速度和逻辑实现的能力上都有较大的优势 .
郭斌林童家榕
关键词:FPGA可编程逻辑器件
基于数据通路结构的FPGA编译系统新策略被引量:1
2001年
在基于 FPGA的电路设计流程中 ,对电路规整性的利用将导致系统性能和布图效率的提高。针对现有的 FPGA设计软件对电路属性 ,尤其是规整性和层次性 ,考虑不够 ,导致在实现数据通路 (datapath)电路时性能欠佳的事实 ,文章提出了一种适合具有大量规整单元的电路的 FP-GA编译系统构架。此 CAD系统结构将充分考虑具有规整结构的电路单元的特殊性 ,从编译系统的输入部分入手 ,尽可能区分并区别对待普通逻辑与规整单元 ,以便优化规整单元 ,以至整个电路系统的性能。最后 。
费小泂郭斌林童家榕
关键词:FPGA数据通路电路设计
一种适于数据通路应用的高性能可编程逻辑单元被引量:2
2002年
本文提出了一种适于数据通路应用的快速可编程逻辑单元 .该单元采用功能增强的MUX结构 ,在配置为异或 同或 多路选择器 (XOR XNOR MUX)结构时 ,只用一个单元的开销就可实现一位全加器、基本乘法单元等适于数据通路应用的功能 .该单元还能实现全部 3输入逻辑和部分 4~ 7输入逻辑 ,也是一种满足通用逻辑应用的结构 .这种单元的组合逻辑部分只采用了 3个 2选 1多路选择器 (2 :1MUX)和两个功能增强的输入可反相编程的多路选择器(2 :1EMUX) ,有效地节省面积和提高了速度 .HSPICE模拟分析表明 ,在 5V、0 6 μm工艺条件下 ,该单元的最大时延小于0 6ns,进位时延小于 0 1ns.其性能。
郭斌林童家榕
关键词:数据通路逻辑电路
共1页<1>
聚类工具0