您的位置: 专家智库 > >

蒋叶强

作品数:4 被引量:5H指数:1
供职机构:武汉大学电气工程学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 4篇电子电信

主题

  • 3篇运放
  • 3篇滤波器
  • 3篇开关运放
  • 2篇带通
  • 2篇低压
  • 2篇滤波器设计
  • 2篇开关电容
  • 1篇带通滤波器
  • 1篇低功耗
  • 1篇电路
  • 1篇双二阶滤波器
  • 1篇锁相
  • 1篇锁相环
  • 1篇锁相环频率合...
  • 1篇锁相环频率合...
  • 1篇频率合成器
  • 1篇开关电容带通...
  • 1篇混合信号
  • 1篇混合信号集成...
  • 1篇集成电路

机构

  • 4篇武汉大学

作者

  • 4篇蒋叶强
  • 4篇熊元新
  • 3篇司龙

传媒

  • 2篇武汉大学学报...
  • 1篇微处理机
  • 1篇微电子学

年份

  • 1篇2006
  • 3篇2005
4 条 记 录,以下是 1-4
排序方式:
基于开关运放技术的低压带通滤波器设计被引量:1
2006年
探讨了基于开关运放(switched-opamp)技术实现全差分开关电容滤波器设计。此滤波器的设计采用0.35μm CMOS工艺,电源电压为1V,采样频率为5MHz。可关断的运算放大器作为滤波器的核心采用了新的共模反馈电路形式,降低了电路的复杂性,提高了采样频率。该设计采用了TSMC 0.35μm工艺模型进行仿真通过。
蒋叶强熊元新
关键词:开关电容低压滤波器开关运放
一种多倍频选择的高倍频锁相环频率合成器被引量:3
2005年
文章描述了一个基准频率为32768Hz的锁相环频率合成器的设计。该频率合成器有1250、1500、2000、2500、3000等5个倍频选择。电路设计基于1stSilicon2.5V0.25μmCMOS工艺。CadenceArtistAnalog仿真显示,该电路可以实现快速锁定,且具有较小的相位抖动。文章研究和总结了频率合成器系统参数的设计理论,对其各个子电路进行了结构优化,并且按MPW流片要求,进行了版图的布局设计。
司龙熊元新蒋叶强
关键词:混合信号集成电路频率合成器锁相环CMOS
基于开关运放的低功耗滤波器设计被引量:1
2005年
对用开关运放(SO)技术实现低功耗双二阶开关电容电路进行了分析.利用全差分结构的输出交叉可以得到反向极性的特点,将经典的开关电容电路转换成半延时积分器实现的电路结构,得到了低功耗的SO电路结构.重点分析了FleischerLaker双二阶的低功耗设计.给出了能够实现的结构及对应的Z传递函数.
熊元新蒋叶强司龙
关键词:开关运放低功耗双二阶滤波器
1V开关电容带通滤波器的设计
2005年
设计完成了一基于开关运放(switchedopamp)技术的全差分开关电容(SC)带通滤波器.其电源电压为1V,采样频率为5MHz,品质因数为8,中心频率为833.33kHz.滤波器中的可关断运算放大器采用了新的共模反馈电路,降低了电路的复杂性;该设计采用了TSMC0.35μm工艺模型,仿真表明滤波器在低至0.9V的电压下仍能够正常工作.
蒋叶强熊元新司龙
关键词:开关电容低压滤波器开关运放
共1页<1>
聚类工具0