您的位置: 专家智库 > >

李天阳

作品数:18 被引量:25H指数:3
供职机构:中国电子科技集团第五十八研究所更多>>
发文基金:国家科技重大专项国防科技重点实验室基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 14篇期刊文章
  • 4篇专利

领域

  • 12篇电子电信
  • 3篇自动化与计算...

主题

  • 5篇总线
  • 5篇存储器
  • 4篇功耗
  • 4篇SRAM
  • 3篇低功耗
  • 3篇电路
  • 3篇芯片
  • 3篇CMOS
  • 2篇带宽
  • 2篇亚阈值
  • 2篇亚阈值电流
  • 2篇双向总线
  • 2篇嵌入式
  • 2篇总线桥
  • 2篇阈值电流
  • 2篇系统芯片
  • 2篇灵敏放大器
  • 2篇接口
  • 2篇静态存储器
  • 2篇静态功耗

机构

  • 16篇中国电子科技...
  • 10篇江南大学
  • 1篇南阳理工学院
  • 1篇南阳师范学院
  • 1篇中国电子科技...

作者

  • 18篇李天阳
  • 5篇石乔林
  • 4篇王澧
  • 3篇薛忠杰
  • 2篇于宗光
  • 2篇黄义定
  • 2篇张树丹
  • 2篇于麦可
  • 2篇胡焰胜
  • 2篇田海燕
  • 1篇李鉴
  • 1篇屈凌翔
  • 1篇唐玉兰
  • 1篇谷畅霞
  • 1篇陶建中
  • 1篇钱宏文
  • 1篇黄越
  • 1篇王月玲
  • 1篇汤飞龙
  • 1篇王多

传媒

  • 5篇电子与封装
  • 2篇微电子学与计...
  • 2篇微计算机信息
  • 1篇计算机工程
  • 1篇电子器件
  • 1篇微电子学
  • 1篇江南大学学报...
  • 1篇单片机与嵌入...

年份

  • 3篇2016
  • 1篇2015
  • 2篇2014
  • 1篇2013
  • 5篇2012
  • 1篇2008
  • 3篇2006
  • 2篇2005
18 条 记 录,以下是 1-10
排序方式:
一种4-Mb高速低功耗CMOS SRAM的设计被引量:3
2005年
高性能的系统芯片对数据存取速度有了更严格的要求,同时低功耗设计已成为VLSI的研究热点和挑战。本文设计了一款4-Mb(512K×8bit)的高速、低功耗静态存储器(SRAM)。它采用0.25μmCMOS标准工艺和传统的六管单元。文章分析了影响存储器速度和功耗的原因,重点讨论了存储器的总体结构、灵敏放大器及位线电路。通过系统优化,达到15ns的存取时间。
石乔林李天阳张树丹薛忠杰
关键词:静态存储器灵敏放大器存取时间
高速高带宽AHB总线到低速低带宽AHB总线的双向转换桥
本发明提供了一种高速高带宽AHB轻量级总线到低速低带宽AHB轻量级总线相互通信的双向总线桥。包括高速高带宽AHB轻量级总线对低速带宽AHB轻量级总线的主从桥,以及低速带宽AHB轻量级总线对高速高带宽AHB轻量级总线的主从...
李天阳于麦可王澧
基于AMBA总线的高性能QDRⅡ SRAM控制器设计被引量:2
2014年
针对高速网络的需求,介绍了一种高速静态存储器QDRⅡSRAM,设计了一种基于AMBA总线的高性能QDRⅡSRAM控制器IP,具有良好的接口兼容性和可移植性。使用了深度为8×72位的写出FIFO与8×72位读入缓冲,增加了系统存取的效率,设计通过仿真及实际验证,能够良好应用于系统时钟为800 MHz的SOC环境中,满足功能和时序要求。
李天阳汤飞龙王月玲
关键词:QDRSRAM状态机SOC
基于CMOS工艺平台反熔丝FPGA实现被引量:3
2012年
由于反熔丝FPGA具有低功耗、高密度、可靠性高、抗辐射能力强以及设计上具有灵活性等优势,在军事和卫星领域得到广泛的应用。但由于工艺的限制,目前国内未见相关研究的报道。根据目前现状,利用现有的工艺,开发出一种可以与普通CMOS.Y--艺兼容的反熔丝单元。经过测试,其熔断后的电阻约为330Ω~400Ω,同时给出了基于此种反熔丝单元的阵列设计,体现了低功耗、高密度、易实现等优势。此设计不但满足了目前的工作需要,并为以后反熔丝电路的设计提供了有用的参考,为航天和军事领域的应用提供了有力的支持和保障。
陶伟石乔林李天阳
关键词:FPGA
一种基于嵌入式系统的3DES算法IP核的设计
2016年
使用Verilog语言设计了一款3DES算法IP核,采用ARM公司的AMBA总线,使其可以用于ARM体系结构的嵌入式芯片中。首先通过分析3DES算法原理,提出IP核的整体结构,对算法的关键部分状态机和S盒进行分析设计,完成整体设计后再进行验证与综合。目前该IP核的综合结果符合要求,并已通过仿真验证,在一款32位高性能DSP芯片中得到了成功应用。
解同同李天阳
关键词:嵌入式系统IP核AMBA
一种基于DSP的通用存储器接口的设计
2016年
DSP芯片的通用存储器接口可以满足DSP芯片访问片外存储器的需求,减少DSP芯片中嵌入式存储器的面积,提升DSP芯片整体性能。设计一款高性能的通用存储器接口是DSP芯片设计工作中的重要环节。设计并实现了一种基于DSP的通用存储器接口,支持多种同步或异步的ROM、SRAM和Flash存储器,支持存储器突发访问,支持外部总线共享。经过仿真验证,存储器接口可以正常工作。目前已成功应用于一款32位DSP芯片中。
解同同李天阳
关键词:DSP存储器接口
一种用于DSP芯片的串行通信接口设计被引量:1
2012年
常用的同步串行通信接口数据传输时存在灵活性差和数据传输速率较低的问题。为此,设计一种新的串行通信接口及其数据传输协议,加入多种通信数据类型和地址预测等功能。利用VHDL硬件描述语言完成RTL级描述,并用TSMC 65 nm CMOS工艺进行综合。仿真和综合结果显示该接口的数据传输速率可达125 MHz,适用于一款32位数字信号处理器。
胡焰胜王多李天阳张树丹
关键词:数据传输协议硬件描述语言CMOS工艺
一种使用浮动电源线嵌入式超低功耗SRAM的设计
2006年
为了解决存储单元的亚阈值泄漏电流问题,分析了在深亚微米下静态随机存储器(SRAM)6-T存储单元静态功耗产生的原因,提出了一种可以有效减小SRAM静态功耗浮动电源线的结构,并分析在此结构下最小与最优的单元数据保持电压;最后设计出SRAM的一款适用于此结构的高速低功耗灵敏放大器电路.仿真测试表明,使用浮动结构的SRAM的静态功耗较正常结构SRAM的静态功耗大大减小.
李天阳石乔林田海燕薛忠杰
关键词:亚阈值电流静态随机存储器静态功耗
大容量SRAM中长互连线RC延迟的高速译码电路的研究被引量:2
2006年
文章分析了CMOS逻辑门驱动长互连导线时产生的延迟情况,并给出了驱动的延迟模型。在此基础上提出一种新的考虑RC延迟时高速CMOS逻辑链的设计方法。并使用上述方法设计出一款4Mb SRAM的高速译码电路。仿真表明在大扇出、大负载、长互连线的情形下,电路延迟时间仅有1.85ns。比传统的使用等效电容的优化方法快出0.12ns,电路面积节约30%,并且功耗明显的降低。
李天阳黄义定石乔林薛忠杰
关键词:CMOS电路优化SRAM译码器
支持多处理器通信的同/异步串口的设计被引量:2
2012年
同/异步串口集成了同步和异步串口的功能,相比于单一功能的串口,配置灵活,且节约芯片资源。通过模块化设计方法实现同/异步串口的设计与仿真,并着重在内部模块设计中体现同步和异步功能的有效结合,合理复用逻辑功能。利用寄存器实现模块同异步功能及参数的可配置性,设计实现了9位唤醒模式,以支持多处理器通信。逻辑综合的结果显示,该串口具有良好的性能。目前,该串口已应用于高端32位DSP,工作稳定。
谷畅霞李天阳陶建中
关键词:DSP
共2页<12>
聚类工具0