您的位置: 专家智库 > >

朱小珍

作品数:3 被引量:18H指数:2
供职机构:西安电子科技大学微电子学院微电子研究所更多>>
发文基金:国家部委资助项目国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 3篇运算放大器
  • 3篇全差分
  • 3篇全差分运算放...
  • 3篇放大器
  • 2篇增益
  • 2篇折叠共源共栅
  • 2篇共模
  • 2篇共模反馈
  • 2篇共源共栅
  • 2篇CMOS
  • 1篇单位增益
  • 1篇单位增益带宽
  • 1篇电路
  • 1篇运放
  • 1篇运放设计
  • 1篇增益带宽
  • 1篇模拟集成电路
  • 1篇集成电路
  • 1篇高增益
  • 1篇高增益宽带

机构

  • 3篇西安电子科技...

作者

  • 3篇朱小珍
  • 2篇朱樟明
  • 2篇柴常春

传媒

  • 1篇半导体技术
  • 1篇现代电子技术

年份

  • 3篇2006
3 条 记 录,以下是 1-3
排序方式:
一种高单位增益带宽CMOS全差分运算放大器被引量:7
2006年
设计并讨论了一种高单位增益带宽CMOS全差分运算放大器。由于折叠共源共栅结构电路具有相对高的单位增益带宽以及开关电容共模反馈电路稳定性好、对运放频率特性影响小等优点,故设计的放大器采用了折叠共源共栅结构以及开关电容共模反馈电路技术,并达到了高单位增益带宽的设计目的。基于TSMC0·25μmCMOS工艺,仿真结果表明,在2·5V的单电源电压下,运算放大器的直流开环增益为70dB,单位增益带宽为500MHz。
朱小珍柴常春朱樟明
关键词:单位增益带宽折叠共源共栅全差分
一种高速CMOS全差分运算放大器被引量:11
2006年
设计并讨论了一种高速CMOS全差分运算放大器。设计中采用了折叠共源共栅结构、连续时间共模反馈以及独特的偏置电路,以期达到高速及良好的稳定性。基于TSMC0.25μm CMOS工艺,仿真结果表明,在2.5V的单电源电压下,运算放大器的直流开环增益为71.9dB,单位增益带宽为495MHz(CL=0.5pF),建立时间为24ns,功耗为3.9mW。
朱小珍朱樟明柴常春
关键词:折叠共源共栅共模反馈全差分
一种高增益宽带CMOS全差分运算放大器
运算放大器是模拟集成电路中重要的、通用的单元模块,增益和单位增益带宽是衡量运算放大器性能优劣的两个最重要指标,长期以来不断地提高运放的增益和单位增益带宽指标一直是高性能运放设计的努力方向之一。本文主要分析了全差分运放、共...
朱小珍
关键词:运算放大器模拟集成电路运放设计共模反馈版图设计
文献传递
共1页<1>
聚类工具0