凡启飞
- 作品数:4 被引量:5H指数:1
- 供职机构:中国科学院计算技术研究所更多>>
- 发文基金:国家自然科学基金国家重点基础研究发展计划国家高技术研究发展计划更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 高性能嵌入式处理器低功耗技术研究
- 进入21世纪以来,随着半导体工艺技术的发展,微处理器芯片的发展遇到了很多机遇和挑战。其中,功耗成为处理器设计的重要限制因素。特别是对于嵌入式处理器,由于体积、电池容量和便携性等原因,功耗问题尤为突出。并且随着社会的发展和...
- 凡启飞
- 关键词:嵌入式处理器低功耗优化微处理器芯片功耗模型FPGA龙芯
- GALS处理器的功耗有效性方法研究
- 2011年
- 鉴于多核时代的到来使功耗成为处理器设计的首要限制因素,功耗有效性也成为重要的设计目标,而且全局异步局部同步(GALS)的时钟设计可以很好地结合动态电压/频率调节(DVFS)的策略来提高多核处理器的功耗有效性,以采用GALS结构的多核处理器为目标,设计出了一种适用于研究目标的DVFS算法——基于投票选择的延迟决定算法。这种DVFS算法能动态统计各处理器核运行时的结构信息,利用这些信息进行投票,根据投票结果来动态调节各处理器核的电压和频率,从而降低处理器运行时的功耗和提高功耗有效性。根据实验结果统计,采用上述方法的处理器运行负载程序时,功耗节省24.8%,性能损失仅9.9%。
- 段玮凡启飞黄琨张戈
- 关键词:多核微处理器
- 嵌入式处理器中的寄存器堆延迟写回技术被引量:1
- 2009年
- 为了降低嵌入式处理器中寄存器堆的功耗,提出一种基于限制取指的寄存器堆延迟写回技术.对于嵌入式处理器,传统的寄存器堆延迟写回技术带来的效果并不明显,文中根据处理器前端比后端快的特点,采用限制取指技术提高寄存器堆延迟写回的效果,不仅大幅度地消除了对寄存器堆不必要的写操作,同时也降低了处理器前端的功耗.FPGA平台上的实验结果表明:在不影响程序性能的情况下,应用该技术后,EEMBC程序对定点寄存器堆的写操作减少了35%,对ICache的访问减少了15%,且没有额外的开销.
- 凡启飞张戈徐翠萍
- 关键词:嵌入式处理器寄存器堆
- 片上多处理器的低功耗系统结构研究
- 张戈张锋杨梁徐君范宝侠曹非王焕东郝守青齐子初凡启飞张逸溦王茹段玮
- (1)在片上多处理器的结构级功耗评估技术方面,研究了多核处理器中基本功能电路的功耗建模方法,搭建了基本功能块的物理实现与功耗提取实验板平台,建立了多核结构及功耗模拟器。(2)在动态自适应低功耗处理器核结构方面,以“按需计...
- 关键词:
- 关键词:片上多处理器模拟器