陈利光 作品数:33 被引量:40 H指数:4 供职机构: 复旦大学 更多>> 发文基金: 国家高技术研究发展计划 国家自然科学基金 上海市“科技创新行动计划” 更多>> 相关领域: 电子电信 自动化与计算机技术 电气工程 更多>>
一种现场可编程逻辑阵列布线资源结构及其建模方法 本发明属于可编程器件结构技术领域,具体为一种支持拐线的现场可编程逻辑阵列(FDGA)布线资源结构及其建模方法。本发明的布线资源结构包括:可编程互联线、统一开关矩阵、输入和输出多路选择器阵列以及逻辑单元等。它打破了水平与垂... 来金梅 陈利光 童家榕文献传递 可配置的可编程逻辑单元的时序控制电路 本发明属于集成电路设计技术领域,具体为一种可配置的可编程逻辑单元的时序控制电路。该电路由脉冲宽度产生电路、分布式RAM写入使能脉冲信号(WS_G、WS_F)产生电路和移位寄存器两相非交叠信号(C1_G、C2_G、C1_F... 来金梅 潘光华 王元 陈利光 童家榕文献传递 适用于数据通路的可编程逻辑器件FDP100K 被引量:8 2006年 设计研制了一款适用于数据通路的10万门容量的FPGA器件FDP100K(FDP:FPGA for Data-Path),其主要特点为:可编程逻辑单元结构不同于国际上已有的可编程逻辑单元结构,是一种新颖的基于查询表LUT和多路选择器MUX的混合结构;连线资源结构采用新颖的层次式布线结构,提供高度灵活的布线能力.芯片采用SM IC 0.35μm CMOS工艺,包含1024个可编程逻辑单元和128个可编程IO单元.芯片配合自主开发的软件系统FDE(FPGA Development Environment)进行测试,结果表明:FDP100K芯片的可编程逻辑单元功能正常;芯片的各种连线资源功能正常;可以准确地实现数据通路型电路和其他类型的电路的功能. 侯慧 马晓骏 来金梅 童家榕 孙劼 陈利光关键词:现场可编程逻辑器件 数据通路 可进化可重构图像滤波器的设计 被引量:2 2010年 设计了一种新型的可重构、可进化图像滤波器.可重构电路采用了一种全新的可配置电路网络结构.该结构将功能运算单元以Benes拓扑结构互联,取代现有的MUX加功能运算单元的结构,使其具有更多条输出路径,更多运算单元参与到了进化中以提高进化效率.在运算单元设计方面,利用FPGA中特有的丰富LUT逻辑资源优势,设计了一种仅通过LUT配置码来控制其功能的P运算单元,节约资源且扩充了运算单元可执行的功能选项.借助于模拟退火遗传算法,通过对可重构电路配置码(基因)的不断改进和优化,该滤波器可以很好地滤除图像中的高斯噪声和椒盐噪声.实验结果表明:经过100万代进化,对于高斯噪声,噪声图像的平均每像素误差Mdpp=32.11,滤波后Mdpp=16.74,滤波质量优于一般高斯滤波器和现有的MUX加功能运算单元的可进化滤波器;对于椒盐噪声,噪声图像Mdpp=6.22,滤波后Mdpp=3.44,有效滤除了噪声. 刘少腾 来金梅 陈利光 童家榕 鲍丽春关键词:可进化硬件 图像滤波器 适合于硬件进化的FPGA平台设计实现 可进化硬件(EHW)是指硬件能够通过与环境的交互作用自适应地和动态地改变和调整自身的结构和行为,其研究思路是在可重配置的硬件平台上模拟自然进化的过程。可进化硬件硬件系统在电路设计、自动控制、容错系统、模式识别与人工智能、... 陈利光关键词:可进化硬件 FPGA平台 图像滤波器 数据通信 基于查找表结构的FPGA可编程逻辑单元的遍历测试方法 本发明属于集成电路技术领域,具体涉及一种基于LUT(查找表)结构的FPGA(现场可编程门阵列)器件的CLB(可编程逻辑单元)的遍历测试方法。包括:对LUT的单点故障的遍历测试,对LUT的多点故障的测试,对分布式RAM的遍... 付勇 陈利光 王健 王元 来金梅文献传递 一种蜂窝六边形现场可编程逻辑阵列结构 本发明属于可编程逻辑器件技术领域,具体为一种蜂窝状六边形的现场可编程逻辑阵列(FPGA)结构。本发明的FPGA阵列由六边形单元构成,基本逻辑单元结构为六边形,是一个完全对称结构,在阵列扩展时方便物理实现。可编程连线资源具... 陈利光 陈丽 童家榕文献传递 基因算法加速器与芯片级进化研究 被引量:1 2011年 为改进芯片级进化速度,提出在可进化系统芯片FDP2009-2-SOPC中嵌入基因算法加速器的思想。采用硬件随机数方法优化芯片级进化中的基因算法,通过改变嵌入式CPU中的基因操作,优化芯片级进化流程。在包含基因算法加速器的可进化系统芯片FDP2009-2-SOPC上进行流片测试,结果表明,该基因算法加速器的性能及芯片级进化速度有较大提升。 卜海祥 杨华秋 段欣 陈利光 来金梅 鲍丽春关键词:可进化硬件 基因算法 基于查找表结构的FPGA可编程逻辑单元的遍历测试方法 本发明属于集成电路技术领域,具体涉及一种基于LUT(查找表)结构的FPGA(现场可编程门阵列)器件的CLB(可编程逻辑单元)的遍历测试方法。包括:对LUT的单点故障的遍历测试,对LUT的多点故障的测试,对分布式RAM的遍... 付勇 陈利光 王健 王元 来金梅文献传递 一种SEU硬核检测电路的设计与实现 被引量:1 2011年 现有的现场可编程门阵列(FPGA)芯片在进行单粒子翻转(SEU)检错时,只能针对FPGA配置单元进行周期性重复擦写而不能连续检错纠错。为此,设计一种能连续检测SEU错误并实时输出检错信息的硬核检测电路。该设计改进传统FPGA芯片的数据帧存储结构,能对芯片进行连续回读循环冗余校验(CRC)。在FDP3P7芯片上的流片实现结果表明,该电路能在50 MHz工作频率下连续对芯片进行回读CRC校验,并正确输出SEU帧检错信息。 崔鹏 陈利光 来金梅 周灏 鲍丽春关键词:现场可编程门阵列 单粒子翻转 循环冗余校验 片上可编程系统