您的位置: 专家智库 > >

文献类型

  • 3篇期刊文章
  • 1篇学位论文

领域

  • 4篇电子电信

主题

  • 2篇通信
  • 2篇宽带
  • 2篇混频
  • 2篇混频器
  • 2篇编码器
  • 2篇VERILO...
  • 2篇HDL
  • 1篇带通
  • 1篇电路
  • 1篇有限域
  • 1篇射频混频器
  • 1篇通信系统
  • 1篇阻抗匹配
  • 1篇无线
  • 1篇无线通信
  • 1篇无线通信系统
  • 1篇宽带通信
  • 1篇宽带无线
  • 1篇宽带无线通信
  • 1篇宽带无线通信...

机构

  • 4篇西安理工大学

作者

  • 4篇董怀玉
  • 3篇刘高辉
  • 3篇余宁梅
  • 2篇陈静瑾
  • 2篇牛兰奇
  • 2篇高勇

传媒

  • 1篇西安理工大学...
  • 1篇电子器件
  • 1篇固体电子学研...

年份

  • 2篇2005
  • 2篇2004
4 条 记 录,以下是 1-4
排序方式:
变参数RS编码器IP核的设计与实现被引量:5
2004年
设计了一种码长可变、纠错能力可调的 RS编码器。该 RS编码器可对常用的 RS短码进行编码 ,可做成 IP核 ,为用户提供了很大的方便 ;采用基于多项式乘法理论 GF( 2 m)上的 m位快速有限域乘法的方法 ,提高了编码电路的运算速度 ;同时给出了程序仿真结果 ,并在 Xilinx的 FPGA上进行了硬件验证。
董怀玉余宁梅高勇刘高辉牛兰奇陈静瑾
关键词:RS编码器IP核有限域VERILOGHDL
CMOS射频超宽带混频器的研究
本文对CMOS射频超宽带混频器的、进行了研究。文章对超宽带技术和混频电路的混频原理进行了深入分析,根据射频集成电路设计流程,具体实现了CMOS混频电路。讨论了宽带电路和窄带电路阻抗匹配的方法,将混频电路的射频、本振、中频...
董怀玉
关键词:宽带通信集成电路混频器
RS(15,9)编码器IP Core的实现被引量:2
2004年
RS编码器IP核设计的难点是提高编码电路的编码运算速度。采用基于多项式乘法理论的GF(2m)上4位快速有限域乘法的方法,提高了编码电路中乘法器模块的运算速度,并对传统的编码电路进行优化,从而解决了运算速度慢的问题。使用VerilogHDL语言和Verilog7.0软件,设计了RS(15,9)编码器,通过仿真及软、硬件验证了设计的正确性。
董怀玉余宁梅高勇刘高辉牛兰奇陈静瑾
关键词:RS码编码器COREVERILOGHDL
用于超宽带无线通信系统的CMOS射频混频器的设计被引量:6
2005年
基于射频CMOS集成电路技术,设计出用于超宽带无线通信系统的CMOS下变频器。讨论了利用电容电感网络进行窄带电路阻抗匹配和电阻网络进行宽带电路阻抗匹配的思想和方法。调用SMIC的0.25μm射频工艺库在HSPICE仿真平台上对混频器电路进行了仿真,并对输出信号进行了频谱分析,仿真了该电路的关键技术参数。模拟结果和仿真参数验证了该混频器电路的正确性和可实现性。
刘高辉余宁梅董怀玉
关键词:混频器UWB阻抗匹配
共1页<1>
聚类工具0