曹辉
- 作品数:9 被引量:2H指数:1
- 供职机构:西安微电子技术研究所更多>>
- 相关领域:自动化与计算机技术电子电信航空宇航科学技术更多>>
- 面向在轨信息处理的多层次紧耦合处理器设计和应用
- 随着科技的进步,不仅在科学计算领域,在空间探索活动中,越来越多地需要高性能计算的支持。为了满足平台对性能的需求,十二五'核高基'重大专项对高性能在轨信息处理芯片提出了需求和支持。本文以此为背景,介绍了一款基于商用65nm...
- 曹辉巨新刚于飞
- 关键词:片上网络FFT矩阵运算向量运算
- 文献传递
- DSP处理器数据存储器主动容错方法和装置
- 本发明提供DSP处理器数据存储器主动容错方法和装置,装置设置在DSP处理器核流水线和核内数据存储器之间,用于数据存储器主动容错刷新;包括,用于加载数据存储器的LOAD指令译码、用于写数据存储器的STORE指令译码、队列访...
- 曹辉何卫强于飞
- DSP处理器数据存储器主动容错方法和装置
- 本发明提供DSP处理器数据存储器主动容错方法和装置,装置设置在DSP处理器核流水线和核内数据存储器之间,用于数据存储器主动容错刷新;包括,用于加载数据存储器的LOAD指令译码、用于写数据存储器的STORE指令译码、队列访...
- 曹辉何卫强于飞
- 文献传递
- 可主动回写的分级指令存储器结构容错方法和装置
- 本发明提供可主动回写的分级指令存储器结构容错方法和装置,装置包括分级指令存储器、指令纠检错模块、指令字寄存器和指令地址寄存器;方法包括1.处理器启动运行;2.从分级指令存储器中取出指令字数据;3.指令字数据送入指令纠检错...
- 曹辉何卫强杨靓
- 一种面向64位DSP处理器的可重构ALU研究及设计被引量:2
- 2015年
- 研究并实现了一种面向64位DSP处理器的可重构ALU,该ALU由4×4阵列的计算单元通过交叉开关互联构成,并支持32/64位定点数基本类型计算和可重构类型计算,32/40/64位浮点数基本类型计算和可重构类型计算.设计中采用复用64定点乘法器、64位左移/右移移位器等电路资源、统一定/浮点译码及计算模型等方法有效地降低了电路资源和设计复杂度.利用型号为xc6vsx315t-1ff1759的FPGA进行综合实现时,可重构ALU占用硬件资源为15 347个LUTs,时钟频率达到100 MHz.
- 高向强冯春阳闫鑫杨靓曹辉
- 关键词:DSP处理器可重构计算ALU
- 高性能图像匹配电路乘累加性能分析
- 2014年
- 基于归一化互相关的图像匹配在导航制导和模式识别中应用广泛,由于计算量大,应用中通常采用硬件实现.对级联乘累加和并发自累加两种典型结构电路的计算时间性能和资源利用率作了对比分析,从而明确了如何根据具体的匹配尺寸择优选取一种电路完成计算,以获得更好的实时性能和更好的资源利用率,最后从数据复用的角度对存储模型作了说明,并给出了计算核的带宽计算方法.
- 周泉曹辉闫博杨靓
- 关键词:加速比数据复用
- 基于LVDS的高速数据交换引擎IP核设计
- 2014年
- 设计了一种基于LVDS的高速数据交换引擎IP核,并详细阐述了在FPGA上的实现原理和关键设计.该IP核能广泛适用于低速、高速FPGA中,测试结果表明,IP核的逻辑功能正确,可适应从spartan3A器件上时钟频率150MHz,300Mb/s数据传输速率(1位模式,4位模式下达到1.2Gb/s),到Virtex6器件上时钟频率500MHz,1Gb/s数据传输速率(1位模式,4位模式下达到4Gb/s).
- 闫博曹辉杨靓周泉
- 关键词:低压差分信号
- 可主动回写的分级指令存储器结构容错方法和装置
- 本发明提供可主动回写的分级指令存储器结构容错方法和装置,装置包括分级指令存储器、指令纠检错模块、指令字寄存器和指令地址寄存器;方法包括1.处理器启动运行;2.从分级指令存储器中取出指令字数据;3.指令字数据送入指令纠检错...
- 曹辉何卫强杨靓
- 文献传递
- 一种新的高速二维离散小波变换器结构
- 2010年
- 提出了一种应用于JPEG2000静态图像编码系统的二维离散小波变换(2D-DWT)单元的FPGA实现.分析了2D-DWT算法的特点,提出了一种直接进行二维小波变换的高速算法,克服了传统二维小波变换算法对存储器的频繁访问的缺点.同时,硬件结构具有较高的并行度和吞吐率;运用流水线技术,进一步提高了系统性能,每个时钟能输出4个小波系数.该结构对于N×N的图像,处理速度仅需要(N/2)2个时钟周期.设计经过FPGA验证,可用于实时图像压缩系统中.
- 曹辉卢强黄士坦
- 关键词:JPEG2000图像压缩小波变换流水线