同济大学超大规模集成电路研发中心
- 作品数:6 被引量:1H指数:1
- 相关作者:陆明达刘婷英毛燕金光海夏晓更多>>
- 发文基金:国家高技术研究发展计划国家自然科学基金更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- IP媒体流业务在3G移动网络中的应用被引量:1
- 2004年
- 主要从理论上研究了3G网络中使用的一种流媒体的端到端QoS框架,探讨了运用PLMN中的多媒体流业务避免通过外部的IP PDN访问流业务的可能性。在这个框架的基础上分析了流会话的UMTS和IETF的协议之间的相互作用。这两组协议可以合作提供无缝的端到端的实时业务。特别是,本文提出IP多媒体子系统可以利用实时流协议,将其控制范围从基于SIP的业务延伸到基于RTSP的业务,如多媒体流媒体业务。在提出上述框架的基础上,本文还概括了3G移动网络中的音频流业务的提供。
- 夏晓陆明达毛燕
- 关键词:UMTSIETF
- 快速浮点加法器的全定制设计
- 2004年
- 描述了一个流水线运行的、符合IEEE 75 4单精度浮点标准的加法器的全定制设计。该浮点加法器的设计基于SMIC 1 .8V 0 .1 8μm 1p6mCMOS工艺 ,将应用于高性能 32位CPU的浮点运算单元中。该设计在研究快速实现算法结构的基础上 ,采用全定制的电路及版图设计方法 ,提高了浮点加法器的工作速度 ,降低了芯片功耗 ,并通过减少芯片面积 。
- 金光海
- 关键词:全定制设计浮点运算微处理器DSP计算机
- 一款通用CPU中的Load Aligner数据通道的全定制设计
- 2003年
- 超大规模集成电路技术的发展产生了一个复杂浩大的工程体系。已开展了通用CPU的LoadAligner数据通道部分的全定制设计 ,以此设计为例 ,阐述了一个集成电路子模块的逻辑设计、电路设计、版图设计 。
- 刘婷英江建慧林正浩
- 关键词:超大规模集成电路逻辑设计版图设计
- 32位MIPS微处理器中乘法器的设计和实现
- 2004年
- 在Booth算法的基础上 ,结合MIPS 4KC微处理器中的流水线结构和乘法器的工作过程 ,提出了一种改进的Booth乘法器的设计方法 ,并采用全制定方法实现 ,用这种方法实现的乘法器单元具有面积小、单元电路可重复性好、版图设计工作量小、功耗低等特点。
- 王谦
- 关键词:MIPS微处理器乘法器BOOTH算法流水线
- 基于EC^(TM)总线协议的总线接口单元(BIU)的电路设计
- 2003年
- ECTM是所有执行通写策略的MIPS微处理器内核所采用的接口规范。而BIU(businter faceunit)是此次高性能、低功耗 32位嵌入式微处理器芯片设计中的一个总线接口模块 ,它是为了实现高速缓存 (cache)与外部存储器 (memory)之间的通写策略 (write through)而设计的一种总线接口单元。本文研究并设计了一种符合ECTM规范 ,且满足通写策略的BIU接口电路 ,并着重阐述了ECTM规范的功能特点、时序特征及BIU大致的设计方案。
- 李琳罗胜钦林正浩
- 关键词:数据通道总线协议总线接口单元嵌入式微处理器
- 一款通用CPU中的Load Aligner数据通道的全定制设计
- 2003年
- 深亚微米时 ,芯片的设计和制造成了一个复杂浩大的工程体系。本文以一款通用CPU的LoadAligner数据通道部分的全定制设计为例 ,讲述了一个集成电路子模块的逻辑设计 ,电路设计 ,版图设计 。
- 刘婷英江建慧
- 关键词:数据通道全定制设计逻辑设计版图设计