中国科学院知识创新工程(20054010)
- 作品数:4 被引量:0H指数:0
- 相关作者:胡鹏安学军方志斌孙凝晖苗艳超更多>>
- 相关机构:中国科学院更多>>
- 发文基金:中国科学院知识创新工程国家高技术研究发展计划更多>>
- 相关领域:自动化与计算机技术更多>>
- 多处理器芯片组中交叉开关的设计与性能优化
- 2008年
- 交叉开关是交换芯片和芯片组的核心逻辑。该文设计并实现了多处理器芯片组中的交叉开关,其工作频率在FPGA布局布线后可以达到100MHz。通过实践采样,对延迟和带宽进行测试,提出性能优化的策略,目前该交叉开关已稳定运行于龙芯2E多处理器系统中。
- 方志斌安学军胡鹏
- 关键词:交叉开关多处理器芯片组
- 面向高性能计算的芯片组参数优化研究
- 2008年
- 介绍了一种面向高性能计算的芯片组,在设计和实现的基础上抽象出信道和交叉开关的环境参数,围绕高性能计算的通信特征分析了测试模型参数,并给出与性能评价相关的各个参数;建立了硬件FPGA测试平台和软件仿真环境,测试并分析了芯片组各环境参数对通信延迟和带宽的影响,总结出面向高性能计算的芯片组应尽量提高每次交易的传输粒度,确定了其信道参数。
- 方志斌胡鹏苗艳超安学军
- 关键词:芯片组参数优化通信
- 龙芯2E多处理器芯片组的设计与实现
- 2008年
- 提出了一种面向高性能计算机的多处理器芯片组的设计,其主要特点是支持多处理器通过芯片组和交换芯片两级互连,全局地址空间和多处理器同步支持。给出了芯片组的组成结构、设计原则和关键技术,设计并实现了基于龙芯2E处理器的多处理器芯片组。目前,已采用FPGA平台对该芯片组进行验证和测试,以该芯片组为核心的四处理器原型系统完成B IOS引导和操作系统运行,经过实测处理器的访问请求通过芯片组延迟小于0.5μs,芯片组内处理器通信带宽达到500 Mbps。
- 方志斌胡鹏安学军孙凝晖
- 关键词:多处理器芯片组
- 多处理器芯片组中PCI桥控制器的设计与实现
- 2008年
- 分析了多处理器芯片组内通信和PCI通信的特点,设计并实现了在切入通信机制下的PCI桥控制器,该控制器在FPGA布局布线后可以达到66 MHz,有效隐藏PCI协议中的突发传送和读延迟机制给多处理器切入通信带来的性能损耗。该控制器已稳定运行在龙芯多处理器系统中。
- 方志斌孙凝晖安学军胡鹏
- 关键词:多处理器芯片组切入