国家自然科学基金(60861003)
- 作品数:7 被引量:22H指数:2
- 相关作者:谈恩民詹琰王鹏蒋继刚姚丽婷更多>>
- 相关机构:桂林电子科技大学集美大学更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 一种基于多目标遗传算法的CA加权测试生成方法被引量:7
- 2010年
- 本文介绍一种内建自测试总体优化的测试生成方法,首先对细胞自动机的特点进行了介绍,还分析了细胞自动机结构的邻居关系和加权测试序列相关性,最后本文用多目标遗传算法来设计这种测试生成方法,并应用ISCAS'85基准电路来验证此方法。通过对具体例子的各项指标比较,说明了这种内建自测试总体优化的测试生成方法比传统的测试方法具有优越性。
- 蒋继刚谈恩民姚丽婷
- 关键词:细胞自动机加权多目标遗传算法基准电路
- 基于遗传算法的IP核测试调度优化被引量:1
- 2011年
- 测试调度能够很好的减少测试时间和降低测试成本。通过调度,SOC中尽可能多的IP核可以进行并行测试,然而过度的并行测试会引起功耗过高,对SOC产生不利影响。为了改善这个问题,考虑峰值功耗因素的限制,提出一种基于遗传算法的IP核测试调度优化方案,寻求最短测试时间。通过对ISCAS标准电路组成的SOC进行仿真实验,验证了该方案良好的优化效果,实现了IP核测试调度的可靠性和经济性。
- 邬毅松谈恩民
- 关键词:IP核并行测试遗传算法测试调度
- 基于IEEE 1500标准的嵌入式ROM及SRAM内建自测试设计被引量:2
- 2013年
- 嵌入式存储器在SOC中所占的面积比越来越大,同时也对嵌入式存储器测试技术提出了新的挑战.IEEE1500标准为IP核设计商与集成商制订了标准的测试接口.基于此标准,本文完成了针对嵌入式存储器的测试外壳与具有兼容性的控制器的设计,以SRAM和ROM为测试对象进行验证,测试结果表明,该系统能准确地检测存储器存在的故障.
- 谈恩民金锋
- 关键词:嵌入式存储器IEEE
- 基于TAM分组策略的SoC测试多目标优化设计被引量:1
- 2013年
- 在片上系统芯片(System-on-Chip,SoC)测试优化技术的研究中,测试时间和测试功耗是相互影响相互制约的两个因素.在基于测试访问机制(Test Access Mechanism,TAM)分组策略的基础上,以测试时间和测试功耗为目标建立了联合优化模型,运用多目标遗传算法对模型进行求解.以ITC’02标准电路中的p93791电路为实例进行验证,表明此方法能够在测试时间和测试功耗的优化上获得较理想的解,且能提高TAM通道的利用率.
- 谈恩民李清清
- 关键词:SOC测试测试功耗测试访问机制多目标遗传算法
- 结合预确定距离的BIST测试矢量优化
- 2011年
- 在分析和介绍了海明距离与笛卡尔距离的基础上,通过改进细胞自动机生成的测试矢量间的链接性,提出了结合预确定距离的测试矢量优化方法.该方法通过设计最大海明距离和笛卡尔距离构造预确定距离序列,并利用遗传算法的全局寻优得到最佳预确定测试序列.通过ISCSA’85实验结果表明,该方法生成的预确定测试矢量比LFSR-CA结构的测试方法有更高的故障覆盖率和测试效率,在检测难测故障中效果更明显.
- 谈恩民詹琰
- 关键词:海明距离内建自测试遗传算法
- 基于NSGA-Ⅱ算法的SoC测试多目标优化研究被引量:11
- 2011年
- 在系统芯片SoC测试中,测试时间与测试功耗是两个互相影响的因素。多目标进化算法能够处理相互制约的多目标同时优化问题。在无约束条件下,对SoC测试时间与测试功耗建立联合优化模型,并采用多目标进化算法中的改进型非劣分类遗传算法(Non-dominated sorting genetic algorithmⅡ,NSGA-Ⅱ)对模型进行求解。通过应用ITC’02标准电路中的p93791做应用验证,结果表明该方法能够给出模型的均衡解,证明了模型的实用性和有效性。
- 谈恩民王鹏
- 关键词:SOC测试测试功耗
- 基于折叠重排的低功耗BIST技术研究
- 2011年
- 为了降低测试功耗,提出一种新的低功耗测试矢量方案,该方案增设了一个可编程的约翰逊计数器。这种技术首先对确定测试矢量进行编码得到LFSR矢量种子,然后对LFSR种子解码、重排得到新的测试矢量。通过ISCAS85实验结果表明,该技术能够改善测试矢量之间的线性相关性,大量减少测试矢量之间的跳变,达到降低功耗的目的。重点介绍了双重编码种子的方法和数据结果分析。
- 谈恩民詹琰刘建军
- 关键词:线性反馈移位寄存器低功耗