您的位置: 专家智库 > >

国家高技术研究发展计划(2009AAT010420)

作品数:1 被引量:0H指数:0
相关作者:陆俊峰洪一更多>>
相关机构:中国电子科技集团公司第三十八研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇自动化与计算...

主题

  • 1篇自适
  • 1篇自适应
  • 1篇芯片
  • 1篇DSP
  • 1篇JTAG接口

机构

  • 1篇中国电子科技...

作者

  • 1篇洪一
  • 1篇陆俊峰

传媒

  • 1篇现代电子技术

年份

  • 1篇2010
1 条 记 录,以下是 1-1
排序方式:
自适应时钟技术在芯片设计与验证中的应用
2010年
随着嵌入式处理器和DSP性能的迅速提升,传统的JTAG接口设计已经无法满足高速仿真器与高速目标芯片之间的时序要求。在此,提出一种双向同步自适应时钟技术,它不仅能够在仿真器与目标芯片间实现稳定可靠的信号传输,还可以根据目标芯片的时钟频率变化,动态地调整JTAG信号的传输速度,使整个调试系统始终工作在最佳状态。此外,利用该技术还成功地解决了软/硬件协同验证中真实系统与硬件模拟器之间信号传输的难题。
陆俊峰洪一
关键词:JTAG接口DSP
共1页<1>
聚类工具0