您的位置: 专家智库 > >

浙江省重点科技创新团队项目(2011R09021-04)

作品数:5 被引量:25H指数:3
相关作者:汪鹏君王振海俞海珍张跃军郝李鹏更多>>
相关机构:宁波大学浙江大学复旦大学更多>>
发文基金:浙江省重点科技创新团队项目国家自然科学基金浙江省自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 4篇电子电信
  • 3篇自动化与计算...

主题

  • 4篇电路
  • 3篇面积优化
  • 1篇代数
  • 1篇延时
  • 1篇遗传算法
  • 1篇屏蔽
  • 1篇逻辑转换
  • 1篇化简
  • 1篇基于遗传算法
  • 1篇加密
  • 1篇加密标准
  • 1篇功耗攻击
  • 1篇固定极性
  • 1篇防御
  • 1篇高级加密标准
  • 1篇VLSI实现
  • 1篇AES

机构

  • 5篇宁波大学
  • 1篇复旦大学
  • 1篇浙江大学

作者

  • 5篇汪鹏君
  • 2篇王振海
  • 2篇俞海珍
  • 1篇陈耀武
  • 1篇李辉
  • 1篇孙飞
  • 1篇汪迪生
  • 1篇郝李鹏
  • 1篇张会红
  • 1篇张跃军

传媒

  • 1篇电子与信息学...
  • 1篇电子学报
  • 1篇西安电子科技...
  • 1篇浙江大学学报...
  • 1篇山东大学学报...

年份

  • 3篇2013
  • 2篇2012
5 条 记 录,以下是 1-5
排序方式:
基于新型极性转换技术的XNOR/OR电路面积优化被引量:5
2012年
极性转换是Reed-Muller(RM)逻辑电路优化的基本环节,该操作的具体数量随电路规模增长而增加,其速度直接影响整体优化算法的效率。针对RM电路的XNOR/OR实现形式,推导电路面积优化的数学模型;结合当前极性转换算法的优势,提出一种新型极性转换技术;根据新型极性转换的特点,构建适用于较大规模XNOR/OR电路的面积优化算法。实验结果表明,与已有极性转换方法相比,所提新型极性转换技术能明显改善XNOR/OR电路面积优化的效率。
张会红汪鹏君俞海珍
关键词:面积优化
防御零值功耗攻击的AES SubByte模块设计及其VLSI实现被引量:14
2012年
密码器件在执行高级加密标准(Advanced Encryption Standard,AES)时常以能量消耗方式泄漏密钥信息,为有效降低其与实际处理数据之间的相关性,该文提出一种具有防御零值功耗攻击性能的AES SubByte模块设计及其VLSI实现方案.首先,在分析GF(256)域求逆算法的基础上,采用关键模块复用的方法,提出一种更为有效的加法性屏蔽求逆算法;然后依此进一步得到一种新型的SubByte模块结构,实现在不影响对所有中间数据进行加法性屏蔽编码的同时,减少电路的芯片开销、提高电路的工作速度.实验结果表明,所设计的电路具有正确的逻辑功能.与传统Sub-Byte模块比较,该设计的最高工作频率和面积都有较大的优化.
汪鹏君郝李鹏张跃军
关键词:高级加密标准
固定极性Reed-Muller电路最佳延时极性搜索被引量:6
2013年
为优化固定极性Reed-Muller(FPRM)电路延时,提出一种适合中小规模FPRM电路的最佳延时极性搜索算法.该算法利用代数法化简某一极性下的FPRM表达式,利用类Huffman算法估计该FPRM电路延时,根据中小规模集成电路的特点结合极性转换技术穷尽搜索延时最优的FPRM极性.对15个可编程逻辑阵列(PLA)格式MCNC Benchmark电路进行测试,结果表明:与其他2种FPRM表达式优化算法相比,与项数分别平均减少了24.3%和25%;与时序交互系统(SIS)优化后的电路相比,延时平均节省了22.2%.
汪鹏君王振海陈耀武李辉
基于遗传算法的三值FPRM电路面积优化被引量:1
2013年
三值逻辑函数在不同极性下的固定极性RM(reed-muller)电路实现形式所对应的电路面积不尽相同,通过对多值列表技术的研究,提出一种三值不同逻辑的极性转换算法。首先根据三值FPRM(fixed-polarity reed-muller)固定极性展开式的特点,建立三值FPRM电路面积估计模型;然后由多值列表技术推导出三值格代数积之和展开式到RM逻辑展开式极性转换算法。在此基础上,结合遗传算法,进行三值FPRM面积最佳极性搜索。通过对8个MCNC基准电路测试表明,所提算法搜索到的最佳极性三值FPRM电路,与0极性时相比,面积平均节省达到47.4%。
孙飞汪鹏君俞海珍汪迪生
关键词:逻辑转换遗传算法面积优化
采用FDDs实现FPRM电路延时和面积优化被引量:1
2013年
Functional Decision Diagrams(FDDs)是Reed-Muller(RM)展开式的一种图形表达方式,其变量顺序和RM展开式极性共同决定对应电路的延时和面积.通过对FDDs和固定极性RM(FPRM)展开式的研究,提出采用FDDs的FPRM电路延时和面积优化算法.首先根据固定极性特点,利用FDDs建立FPRM电路延时估计模型;然后结合延时估计模型、列表技术和FDDs变量顺序搜索策略,按电路延时和面积对中小规模和大规模电路进行最佳极性和变量顺序搜索;最后对PLA格式的MCNC Benchmark电路进行测试,结果表明该算法对延时和面积的优化效果显著.
汪鹏君王振海
关键词:电路
共1页<1>
聚类工具0