您的位置: 专家智库 > >

国家重点基础研究发展计划(2009ZX01034-001-001-006)

作品数:2 被引量:1H指数:1
相关作者:陈书明徐毅更多>>
相关机构:国防科学技术大学更多>>
发文基金:国家自然科学基金国家重点基础研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇低功耗
  • 1篇功耗
  • 1篇PVT
  • 1篇变压
  • 1篇变压器
  • 1篇TOLERA...
  • 1篇CLOCKI...
  • 1篇VARIAT...
  • 1篇SKEW
  • 1篇RESONA...

机构

  • 1篇国防科学技术...

作者

  • 1篇徐毅
  • 1篇陈书明

传媒

  • 1篇Journa...
  • 1篇微电子学与计...

年份

  • 1篇2011
  • 1篇2010
2 条 记 录,以下是 1-2
排序方式:
一种低功耗的混合谐振时钟分布机制被引量:1
2010年
提出了一种低功耗的混合谐振时钟分布机制,通过改进的旋转行波振荡器产生和分布方波形全局时钟信号,采用基于片上变压器的谐振电路产生局部谐振时钟信号.在SMIC0.13μm CMOS工艺下,对目标频率为1.91GHz的混合时钟网络进行了设计和仿真,能够显著降低时钟系统功耗.
徐毅陈书明
Hierarchical distribution network for low skew and high variation-tolerant bufferless resonant clocking
2011年
We propose a hierarchical interconnection network with two-phase bufferless resonant clock distribution, which mixes the advantages of mesh and tree architectures.The problems of skew reduction and variation-tolerance in the mixed interconnection network are studied through a pipelined multiplier under a TSMC 65 nm standard CMOS process.The post-simulation results show that the hierarchical architecture reduces more than 75% and 65%of clock skew compared with pure mesh and pure H-tree networks,respectively.The maximum skew in the proposed clock distribution is less than 7 ps under imbalanced loading and PVT variations,which is no more than 1%of the clock cycle of about 760 ps.
徐毅陈书明刘祥远
共1页<1>
聚类工具0