您的位置: 专家智库 > >

博士科研启动基金(X0002019201102)

作品数:2 被引量:1H指数:1
相关作者:林平分万培元邓尧之刘世勋潘照华更多>>
相关机构:北京工业大学更多>>
发文基金:博士科研启动基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇电力
  • 1篇电力线
  • 1篇电力线通信
  • 1篇电网
  • 1篇电网络
  • 1篇扫描测试
  • 1篇通信
  • 1篇片上系统
  • 1篇自测试
  • 1篇芯片
  • 1篇内建自测试
  • 1篇静态存储器
  • 1篇可测性
  • 1篇可测性设计
  • 1篇供电
  • 1篇供电结构
  • 1篇供电网
  • 1篇供电网络
  • 1篇SOC芯片
  • 1篇SRAM

机构

  • 2篇北京工业大学

作者

  • 2篇万培元
  • 2篇林平分
  • 1篇潘照华
  • 1篇刘世勋
  • 1篇邓尧之

传媒

  • 2篇半导体技术

年份

  • 2篇2011
2 条 记 录,以下是 1-2
排序方式:
SRAM供电结构与SOC芯片供电网络设计优化被引量:1
2011年
主要提出了一种优化SRAM供电结构的方案——裸露Metal4的SRAM供电网络。该方案可以在不增加使用绕线资源的条件下,显著地提升SRAM的供电以及整个芯片供电网络的性能。以一款数字电视解调芯片BTV2020为例,详细叙述了传统SRAM的供电结构,提出一种SRAM的供电结构及实现方法,以及对比了优化后的SRAM供电结构与传统SRAM供电结构,所构建的供电网络的最差电源电压降。最后通过流片结果证明本方案是有效可行的。
刘世勋万培元林平分邓尧之
关键词:静态存储器片上系统存储器供电网络
基于电力线通信芯片可测性设计的研究实现
2011年
集成电路的快速发展,迫切地需要快速、高效、低成本且具有可重复性的测试方案,这也成为可测性设计的发展方向。此次设计基于一款电力线通信芯片,数字部分采用传统常用的数字模块扫描链测试和存储器内建自测试;同时利用芯片正常的通信信道,引入模拟环路测试和芯片环路内建自测试,即覆盖了所有模拟模块又保证了芯片的基本通信功能,而且最大限度地减少了对芯片整体功能布局的影响。最终使芯片良率在98%以上,达到了大规模生产的要求。此设计可以为当前数模混合通信芯片的测试提供参考。
潘照华万培元林平分
关键词:可测性设计扫描测试内建自测试
共1页<1>
聚类工具0