河北省应用基础研究计划(10963529D)
- 作品数:6 被引量:12H指数:2
- 相关作者:张鹏云和志强柴若楠冯国楠张景芝更多>>
- 相关机构:河北经贸大学中国人民解放军军械工程学院更多>>
- 发文基金:河北省应用基础研究计划河北省高等学校科学技术研究指导项目更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 基于多路数据并行采集架构的数字存储示波卡
- 2011年
- 通过深入研究高速数据采集技术原理和实现方法,设计了基于FPGA的4路并行数据采集架构,利用低速、低成本的A/D转换器件实现了400MSa/s高速数据采集的目标,研发的数字存储示波卡具有高速、大容量的数据采集和示波等功能。
- 冯国楠张鹏云和志强
- 关键词:数据采集示波FPGA
- 基于VHDL多路数据采集系统中FIR低通滤波器设计与实现
- 2011年
- 针对多路数据采集系统中的高频噪声干扰问题,设计了一个基于分布式算法的通带为0-40M的FIR低通滤波器。根据该低通滤波器的总体设计要求,选用合适的窗函数,采用Matlab中的FDATool工具获取滤波器的系数并将其进行量化,在Quarters环境下运用VHDL语言输入方式实现了基于FPGA的FIR低通滤波器。
- 张景芝张鹏云和志强
- 关键词:低通滤波器多路数据采集分布式算法VHDL
- 大容量数据存储器设计与实现被引量:1
- 2011年
- 介绍了一种大容量数据存储器的设计方法,该存储器以高集成度FPGA为控制核心、以大容量SDRAM为存储介质,利用网络传输接口,实现了大容量数据的快速、实时、高效存储。
- 柴若楠张景芝和志强
- 关键词:存储器SDRAM控制器FPGAVERILOG
- 基于PXA 270的嵌入式数字存储示波器的研制被引量:2
- 2010年
- 介绍了一种嵌入式数字存储示波器的设计原理与实现,该示波器以PXA 270为嵌入式CPU,采用现场可编程门阵列(FPGA)为逻辑控制单元。其数据采集部分由预处理电路、A/D转换器、同步动态存储器(SDRAM)和集成于FPGA芯片的数字逻辑电路组成;并在PB和EVC开发环境下完成了WinCE系统剪裁等嵌入式软件部分。该示波器经过实际测试,最高实时采样率可达1 GHz/s,达到预期设计要求。
- 张鹏云冯国楠和志强
- 关键词:高速数据采集嵌入式A/D转换器FPGA
- 音视频同步技术综述被引量:8
- 2011年
- 介绍了多媒体数据的构成、多媒体同步的分类和多媒体同步的定义,在此基础上介绍了多媒体中音视频同步的相关技术,并对不同技术的优缺点进行了阐述。最后,介绍了目前较为流行的音频嵌入视频技术的应用。
- 柴若楠曾文献张鹏云
- 关键词:多媒体通信音视频同步
- 在线测试模拟通道的隔离设计与分析被引量:1
- 2012年
- 针对在线测试中模拟信号测试通路分流会对装备工作通路产生影响的问题,研究了测试通道信号隔离的方法,设计了基于复合管射随网络的隔离电路。对射随网络的低频和高频信号模型进行了深入分析,估算了不同条件下的输入阻抗,推导了高频信号条件下输入阻抗的二阶阻尼系统模型。结合实际装备的输入、输出结构对电路隔离效果进行了仿真和实际电路测试,验证了隔离设计的可行性。
- 陈鹏蔡金燕马少闯杜敏杰
- 关键词:复合管PSPICE仿真