您的位置: 专家智库 > >

重庆市教委科研基金(KJ090609)

作品数:3 被引量:7H指数:1
相关作者:朱革王先全吴敏冯济琴袁亚辉更多>>
相关机构:重庆理工大学更多>>
发文基金:重庆市教委科研基金重庆市自然科学基金国家自然科学基金更多>>
相关领域:机械工程自动化与计算机技术更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇机械工程
  • 1篇自动化与计算...

主题

  • 2篇电磁感应
  • 2篇时栅
  • 2篇感器
  • 2篇传感
  • 2篇传感器
  • 1篇时栅传感器
  • 1篇数据采集
  • 1篇数据采集和处...
  • 1篇位移传感器
  • 1篇节距
  • 1篇基于FPGA
  • 1篇极对数
  • 1篇傅里叶
  • 1篇傅里叶变换
  • 1篇感应同步器
  • 1篇NIOS
  • 1篇FPGA

机构

  • 3篇重庆理工大学

作者

  • 3篇王先全
  • 3篇朱革
  • 2篇冯济琴
  • 2篇吴敏
  • 1篇郭增强
  • 1篇罗静
  • 1篇袁亚辉

传媒

  • 1篇仪表技术与传...
  • 1篇传感器与微系...
  • 1篇西南大学学报...

年份

  • 1篇2012
  • 2篇2010
3 条 记 录,以下是 1-3
排序方式:
两相非等节距时栅传感器的谐波修正被引量:1
2010年
采用误差修正是提高两相非等节距时栅位移传感器精度的有效方法.首先,详细研究了两相非等节距时栅传感器的原理和误差组成,分析了长周期误差、短周期误差等误差特性.其次,提出了一种新型的谐波误差修正方法,它可以同时消除长周期误差和短周期误差,且不要求等间距采样,采样点数少,数据处理简单.最后,通过实验表明,该方法能大大提高传感器的精度.
王先全吴敏朱革冯济琴
关键词:传感器时栅电磁感应极对数
基于FPGA的感应同步器的数据采集和处理的研究被引量:6
2010年
为了提高感应同步器信号处理系统的可靠性和节省FPGA资源,采用单芯片SOC系统设计,把正/余弦信号电源、A/D控制电路、数据处理集成在一块FPGA内,并通过点对称和轴对称技术优化正/余弦信号电路。研究了一种新型的采样电路和信号处理方法,在激磁信号0°相位时开始采集感应信号,利用FFT计算出感应信号的初相位,即可检测感应同步器的位置。实验证明,设计的电路和信号处理方法正确,只需0~90°的正弦表,分别生成了0~360°的正弦信号和余弦信号,节省了FPGA的资源,只需采集一路感应信号即可实现同步采集激励信号和感应信号的效果。
王先全吴敏冯济琴朱革
关键词:感应同步器数据采集FPGA傅里叶变换NIOS
非等齿耦合位移传感器的研究
2012年
为了提高位移传感器的测量精度,在最大开槽数一定时获得更多的极对数。对原有时栅位移传感器进行改进,提出了一种新的位移传感器结构,介绍了传感器的工作原理和结构。该传感器在最大开槽数一定的情况下,可以得到较多的极对数和测头数,从而利于提高测量精度。通过实验得出以高精度光栅为基准时传感器的角位移测量误差为±6.5″。
朱革郭增强王先全罗静袁亚辉
关键词:位移传感器电磁感应时栅
共1页<1>
聚类工具0